ddr3的相关设计规范.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ddr3的相关设计规范

ddr3的相关设计规范   篇一:DDR3的相关设计规范   DDR3的相关设计规范(个人总结)   一、 阻抗控制   DDR3要严格控制阻抗,单线50ohm,差分100ohm,差分一般为时钟、DQS。   在走线过程中,尽量减小阻抗跳变的因素,比如:换层(无法避免)、保证参考平面完整不跨分割、线宽变化、避免stub线等。   二、 布局   布局整齐、美观,根据走线顺序调整DDR位置。如果走菊花链,两片DDR3距离可适当拉近,以节约空间。如果走T型,多片DDR3中间需要打孔,则适当拉开距离。DDR3与CPU之间在满足工艺要求的条件下,尽可能靠近点,以免走线过长。所有DDR3滤波电容紧挨电源管脚放置,以免影响滤波效果。最好每个电源管脚都放置一个滤波电容。 DDR3电源模块要尽量靠近DDR3摆放。减小电源路径上的一些干扰及损耗   三、 布线。   数据线:数据线每八根一组(DQ0-DQ7),外加相应的DQS差分对和DQM,因此,DQ0-DQ7、DQS差分对和DQM为一组,共11根信号线,依次类推。走线要同组同层,同组信号线中不能穿插不属于本组的同层信号线,换层次数一致(打孔次数一致),优先以地平面为参考。DQS查分对内等长小于5mil。信号线之间保持两倍线宽的间距(有空间的情况下最好做到三倍线宽以上的间距)。局部区域可适当减小距离。以减小信号之间的串扰。其它非数据线不要靠太近(特别是同层信号线)。   地址线:地址线、控制线、时钟线统称为地址线(A0-A15、WEN、BA0、BA1、BA2、CASN、ODT、RESETN、CKE、RASN、CSN、和时钟差分(CLK、CLKN)。)走线时可以不同层(当然能同层最好不过了,难道比较大),优先以地平面为参考,时钟差分对内等长误差小于5mil,信号线之间保持两倍线宽的间距(有空间的情况下最好做到三倍线宽以上的间距)。以减小信号之间的串扰。实在没空间的情况下可走一比一的间距。其它非地址线不要靠太近(特别是同层信号线)。   其它非DDR自身的信号线都不要从DDR信号线区域经过,尽量远离这些高速信号线.   四、 电源处理   DDR3的电平为,一般DDR的电源在电源层单独切一块出来使用。进行电源平面切割的时候,一定要保证DDR数据线和地址线不能跨切割,使DDR所有信号线都有一个完整的参考平面,以免由于跨切割带来的阻抗跳变,降低信号质量。   五、 时序要求   为满足DDR3时序,地址线和每组数据线都要进行等长处理,以达到时序要求。数据线组内长度误差控制在±5mil以内;地址线长度误差控制在±25mil以内。若有空间绕等长的话可以把误差再控严格点。   等长时,数据线以DQS线为基准线进行等长处理,地址线以时钟线为基准线进行等长处理。   篇二:DDR3的相关设计规范   DDR3的相关设计规范(个人总结)   一、 阻抗控制   DDR3要严格控制阻抗,单线50ohm,差分100ohm,差分一般为时钟、DQS。   在走线过程中,尽量减小阻抗跳变的因素,比如:换层(无法避免)、保证参考平面完整不跨分割、线宽变化、避免stub线等。 二、 布局   布局整齐、美观,根据走线顺序调整DDR位置。如果走菊花链,两片DDR3距离可适当拉近,以节约空间。如果走T型,多片DDR3中间需要打孔,则适当拉开距离。DDR3与CPU之间在满足工艺要求的条件下,尽可能靠近点,以免走线过长。所有DDR3滤波电容紧挨电源管脚放置,以免影响滤波效果。最好每个电源管脚都放置一个滤波电容。 DDR3电源模块要尽量靠近DDR3摆放。减小电源路径上的一些干扰及损耗   三、 布线。   数据线:数据线每八根一组(DQ0-DQ7),外加相应的DQS差分对和DQM,因此,DQ0-DQ7、DQS差分对和DQM为一组,共11根信号线,依次类推。走线要同组同层,同组信号线中不能穿插不属于本组的同层信号线,换层次数一致(打孔次数一致),优先以地平面为参考。DQS查分对内等长小于5mil。信号线之间保持两倍线宽的间距(有空间的情况下最好做到三倍线宽以上的间距)。局部区域可适当减小距离。以减小信号之间的串扰。其它非数据线不要靠太近(特别是同层信号线)。   地址线:地址线、控制线、时钟线统称为地址线(A0-A15、WEN、BA0、BA1、BA2、CASN、ODT、RESETN、CKE、RASN、CSN、和时钟差分(CLK、CLKN)。)走线时可以不同层(当然能同层最好不过了,难道比较大),优先以地平面为参考,时钟差分对内等长误差小于5mil,信号线之间保持两倍线宽的间距(有空间的情况下最好做到三倍线宽以上的间距)。以减小信号之间的串扰。实在

文档评论(0)

mmrs369 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档