《××××××》实验教学大纲-海南省电子信息科学与技术特色实验教学示范.docVIP

  • 3
  • 0
  • 约3.04千字
  • 约 4页
  • 2018-12-13 发布于天津
  • 举报

《××××××》实验教学大纲-海南省电子信息科学与技术特色实验教学示范.doc

《××××××》实验教学大纲-海南省电子信息科学与技术特色实验教学示范.doc

《EDA技术与应用》实验教学大纲 一、课程基本信息 课程编号: 课程名称: EDA技术与应用 课程类别: 公共基础课( );专业基础课( );专业课(√ );专业选修课( ) 是否单独设课: 是( );否(√ ) 课程总学分: 4 学分(理论课2学分,实验课2学分) 课程总学时: 72 学时(理论课36学时,实验课18 学时,上机课18学时) 实验项目数: 9 个(其中综合性实验项目3个) 适用专业: 电子信息科学与技术 开课学期: 第6学期 先修课程: 《模拟电子技术》、《数字电子技术》等 课程简介: 讲授EDA工具软件QUARTUS II的使用;用原理图的方法设计数字系统;用VHDL硬件描述语言设计数字系统。 授课教材: 江国强.EDA技术与应用(第3版).北京:电子工业出版社.2010.4。 潘松,黄继业.EDA技术实用教程(第三版).北京:科学出版社,2006.9。 参考教材: 潘松,黄继业.EDA技术与VHDL.北京:清华大学出版社,2007。 江国强.SOPC技术与应用.北京:机械工业出版社.2006。 禇振勇.FPGA设计及应用.西安:西安电子科技大学出版社.2006。 二、实验课程的性质、任务和目的 EDA技术与应用是一门实践性很强的专业课程,因此实验教学是本课程不可缺少的甚至更应该加强的重要教学环节。 通过实验进一步加强学生对EDA工具软件的掌握,熟悉硬件描述语言设计电路的方法,掌握可编程逻辑器件的使用原理,加强实践设计能力的培养。 三、实验方式 1、上机设计仿真—学生先根据实验要求上机进行设计仿真,最后记录仿真结果并分析写出实验报告。 2、实际操作—要求根据目的要求在EDA实验箱完成各实验项目,对实验结果进行分析整理并写出实验报告。 3、实验过程要求: (1)认真学习和总结实验所涉及的教学内容,弄懂实验的电路,使用的元器件,器件的参数指标,管脚功能,实验步骤,完成的测试指标。 (2)写好预习报告,实验数据表。 (3)正确设计电路、检查电路、分析电路。 (4)掌握EDA实验箱的使用和EDA设计的编程下载。 (5)整理实验数据,讨论分析实验结果。 四、实验项目设置、学时分配及基本要求 【实验项目一】1位全加器的设计 实验室名称 EDA技术实验室 实验室地点 电子信息楼(6402) 学时 2 实验类型 验证 每组人数 2 选做或必做 必做 实验目的 (1)掌握Quartus II软件设计流程。 (2)熟悉原理图输入的层次化设计方法。 内容提要 利用层次化设计方法设计1位全加器,即1位全加器可以用两个半加器及一个或门连接而成。 重点难点 原理图输入的层次化设计方法。 主要仪器及耗材 计算机(预装Quartus II软件)。 EDA技术实验箱。 【实验项目二】译码器实验 实验室名称 EDA技术实验室 实验室地点 电子信息楼(6402) 学时 2 实验类型 验证 每组人数 2 选做或必做 必做 实验目的 (1)熟悉常用译码器的功能逻辑。 (2)熟悉实验箱数码管显示模块。 内容提要 3-8线译码器;BCD-7段码译码器。 重点难点 常用译码器的功能逻辑。 主要仪器及耗材 计算机(预装Quartus II软件)。 EDA技术实验箱。 【实验项目三】数码管显示控制实验 实验室名称 EDA技术实验室 实验室地点 电子信息楼(6402) 学时 3 实验类型 综合 每组人数 2 选做或必做 选作 实验目的 熟悉数码管显示控制原理。 内容提要 (1)设计并实现8个数码管SM1-SM8同步循环显示数字0-9。 (2)设计并实现8个数码管SM1-SM8分别显示数字0-7。 重点难点 数码管显示控制 主要仪器及耗材 计算机(预装Quartus II软件)。 EDA技术实验箱。 【实验项目四】数据选择器的VHDL设计 实验室名称 EDA技术实验室 实验室地点 电子信息楼(6402) 学时 2 实验类型 验证 每组人数 2 选做或必做 选作 实验目的 (1)掌握简单的VHDL程序设计。 (2)掌握用VHDL对基本组合逻辑电路的建模。 内容提要 用VHDL设计四选一、被选择数字宽度为3的数字选择器。 重点难点 用VHDL对基本组合逻辑电路的建模。 主要仪器及耗材 计算机(预装Quartus II软件)。 EDA技术实验箱。 【实验项目五】触发器实验 实验室名称 EDA技术实验室 实验室地点 电子信息楼(6402) 学时 2 实验类型 验证 每组人数 2 选做或必做 选作 实验目的 (1)熟悉D触发器的VHDL设计方法。 (2)熟悉JK触发器的VHDL设计方法。 内容提要 用VHDL设计D触发器;用VHDL设计JK触发器。 重点难点 用VHDL对基本时序逻辑电路的建模。 主要仪器及耗材 计算机(预装Quartus II软

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档