低功耗模数转换器的-研究与设计.pdf

摘要 在当今电子系统中,特别是随着可穿戴移动设备和红外传感器、无线传感器网络的迅速 发展,对电子系统的小型化提出了更高的要求。为使这些装置随身化,一个低电压、低功耗 的模数转换器(ADC ,Analog to Digital Converter )是必须的。 本文首先比较分析了常见ADC 的核心架构及其工作原理,最终确定采用逐次逼近(SAR, Successive Approximation )结构的ADC 。在此基础上基于SMIC0.13 工艺设计了采样率达到 1MS/s 的 10 位低功耗逐次逼近 ADC 。在设计上对于数模转换器(DAC,Digital to Analog Converter ),DAC 采用了分段电容阵列(Split capacitor array),高位段和低位段电容阵列分别 设置为5 位,减小电路面积的同时可以降低DAC 部分近37%的动态功耗,另外DAC 的采样 开关采用自升压结构(Bootstrapped Switch ),降低采样开关在低电压下的等效电阻,提高采 样的速度和线性度;在比较器方面,由三级预放大器和两级动态锁存器构成,并采用了失调 消除技术,各级预放大器的输入级采用 cascade 结构,有效地隔离了输入和输出,减小了回 程噪声的影响,而输出端采用了二极管连接钳位的方式和开关管复位的方式加快了比较速度。 最后一级锁存器采用改进的两级动态锁存器,进一步提升比较速度的同时降低了失调误差。 仿真结果表明该比较器能够在20MHz 的速度下分辨0.1mV 输入电压,功耗仅200uW ;对数 字控制逻辑进行了研究与设计,采用全定制的方法,减小了数字电路部分的面积和功耗。 仿真实验结果表明,在1.2V 工作电源电压下,所设计的SAR ADC 采样率达到 1MS/s, 输入信号频率为 12.5KHz 时,测得的输出信号信噪比为54.47dB, SFDR 为45.18dB 。 关键词: 模数转换器,数模转换器,比较器,失调误差,锁存器 I 万方数据 Abstract In recent electric systems, the rapid advancement in wearable mobile devices, medical sensors and micro-sensor networks has put forward higher requirements on the miniaturization of electronic systems. In order to make these devices portable, it is necessary to design low-voltage, low-power ADC. First of all, several typical kinds of ADC architecture and their principle are presented and compared. On the basis of 0.13µm CMOS process, a 10-bit, 1MSps successive approximation register analog-to-digital converter (SAR ADC) is presented. The DAC is implemented by using split capacitors array with two separated 5-bit arrays, which saves the area of capacitors array and reduces dynamic consumption by about 37%. The boostrapped switchs for sample-and-hold are used for reducing the on-resistan

文档评论(0)

1亿VIP精品文档

相关文档