基于FPGA的USB接口读写设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
安徽工业大学学报 第 卷 第 期 Vol.23 No.1 23 1 年 月 January2006 J.ofAnhuiUniversityofTechnology20061 文章编号: 1671-7872(2006)01-0076-04 基于FPG A 的U SB 接口读写设计 周 芳 (南京航空航天大学 信息科学与技术学院,江苏南京 ) 210016 摘要:介绍了一种用 实现 接口读写的设计方法。着重分析主循环,中断服务处理器和 命令接口等几个结构模块 FPGA USB D12 的设计。在 软件平台上,验证了读写模块的 语言代码。 XilinxISE VerilogHDL 关键词: ; ; ; USBFPGAPDIUSBD12VerilogHDL 中图分类号: 文献标识码: TN402 B n c ZHOUFang m s. o ( c n ) . China 网 j a : Abstract 件 y f 0 : ; ; ; KeywordsUniversalSerialBusFPGAPDIUSBD12VerilogHDL 硬 2 b 引 言 你 5 a . 就是通用串行总线,是近年来应用在 领域的新型接口技术。由于 可以用 USB(UniversalSerialBus) PC USB 爱 w l . 简便有效的方法与多种类型的外设通信,导致了 接口的设计和编程比较复杂。为了降低设计者的开发 难度,使用专用的 我 USB 控制器已成为首选方案。 USB w w 目前市场上供应的 控制器主要有两种:一种是微控制器( )集成在芯片里面,如

文档评论(0)

159****3685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档