数字设计设计总结位寄存器2.pptVIP

  • 6
  • 0
  • 约2.23千字
  • 约 12页
  • 2019-01-03 发布于浙江
  • 举报
数字设计设计总结位寄存器2

利用通用寄存器74x194实现环形计数器 利用通用寄存器74x194实现扭环计数器 顺序脉冲发生器 利用移位寄存器构成 —— 注意自校正(环形计数器 P530) 利用计数器和译码器构成 —— 注意“毛刺”(二进制计数器的状态译码 P513) 自校正设计 序列信号发生器 —— 用于产生一组特定的串行数字信号 例:设计一个 110100 序列信号发生器 利用触发器 利用计数器 利用移位寄存器 移位寄存器实现序列检测功能 * * Q0 Q1 Q2 Q3 1 0 CLOCK Q0 Q1 Q2 Q3 1 0 1 0 0 0 Q0 Q1 Q2 Q3 RESET 载入 Q0 Q1 Q2 Q3 CLOCK 自校正的 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L S1S0接成左移形式 自校正改进: (法一) D0 = Q3’ + Q2’·Q1 Q0 Q1 Q2 Q3 利用通用寄存器74x194实现扭环计数器 CLK CLR S1 S0 LIN D QD C QC B QB A QA RIN 74x194 +5V CLOCK RESET_L 自校正改

文档评论(0)

1亿VIP精品文档

相关文档