单通道DSI至单链路LVDS桥.PDFVIP

  • 12
  • 0
  • 约16.05万字
  • 约 44页
  • 2019-01-01 发布于天津
  • 举报
单通道DSI至单链路LVDS桥.PDF

Product Sample Technical Tools Support Folder Buy Documents Software Community SN65DSI83 ZHCSAT9F – SEPTEMBER 2012 – REVISED MAY 2015 SN65DSI83 MIPI® DSI 桥桥至至Flatlink™ LVDS 单单通通道道DSI 至至单单链链路路LVDS 桥桥 1 特特性性 3 说说明明 1 • 实现了MIPI D-PHY 版本 1.00.00 物理层前端和显 SN65DSI83 DSI 至 FlatLink 桥接器件特有一个单通道 示串行接口(DSI) 版本 1.02.00 MIPI D-PHY 接收器前端配置,此配置中在每个通道上 • 单通道 DSI 接收器每通道可配置 1、2、3 或4 条 具有4 条信道,每条信道的运行速率为 1Gbps,最大 D-PHY 数据信道,每条信道的运行速率高达 输入带宽为4Gbps 。该桥接器可解码 MIPI DSI 18bpp 1Gbps RGB666 和24bpp RGB888 视频流,并将格式化视频 • 支持RGB666 和 RGB888 格式的18bpp 与24bpp 数据流转换为兼容FlatLink 的LVDS 输出 (像素时钟 DSI 视频流 范围为25MHz 至 154MHz),从而提供单链路 • 最大分辨率高达60 fps WUXGA 1920 × 1200 (18bpp 和24bpp 颜色,采用简化消 LVDS (每个链路具有4 个数据信道)。 隐)。适合60 fps 1366 × 768/1280 × SN65DSI83 器件可支持高达WUXGA 1920 × 800 (18bpp 和24bpp ) 1200 (每秒60 帧,24bpp,采用简化消隐)的分辨 • 单链路低压差分信号(LVDS) 的FlatLink 输出 率。此外,SN65DSI83 也适合采用60fps 1366 × • 支持单通道 DSI 至单链路LVDS 运行模式 768/1280 × 800 (18bpp 和24bpp )分辨率的应用。 • LVDS 输出时钟范围为25MHz 至 154MHz 该器件实现了部分线路缓冲以适应 DSI 与LVDS 接口 • LVDS 像素时钟可由自由运行持续D-PHY 时钟或

文档评论(0)

1亿VIP精品文档

相关文档