(Xilinx)FPGA中LVDS差分高速传输的实现.docVIP

  • 14
  • 0
  • 约7.97千字
  • 约 16页
  • 2019-01-10 发布于安徽
  • 举报
WORD格式..可编辑 专业知识 整理分享 (Xilinx)FPGA中LVDS差分高速传输的实现 低压差分传送技术是基于低压差分信号(Low Volt-agc Differential signaling)的传送技术,从一个电路板系统内的高速信号传送到不同电路系统之间的快速数据传送都可以应用低压差分传送技术来实现,其应用正变得越来越重要。低压差分信号相对于单端的传送具有较高的噪声抑制功能,其较低的电压摆幅允许差分对线具有较高的数据传输速率,消耗较小的功率以及产生更低的电磁辐射。 LVDS:Low Voltage Differential Signaling,低电压差分信号。 LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。 LVDS是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。 差分信号抗噪特性 从差分信号传输线路上可以看出,若是理想状况,线路没有干扰时, 在发送侧,可以形象理解为: IN= IN+ — IN- 在接收侧,可以理解为: IN+ — IN- =OUT 所以: OUT = IN 在实际线路传输中,线路存在干扰,并且同时出现在差分线对上, 在发送侧,仍然是: IN = IN+ — IN- 线路传输干扰同时存在于差分对上,假设干扰为q,则接收则: (IN+ + q) — (IN- + q) = IN+ — IN- = OUT 所以: OUT = IN 噪声被抑止掉。 上述可以形象理解差分方式抑止噪声的能力。 欲了解更多LVDS,可以参考《LVDS原理与应用简介》 From: 美国国家半导体的《LVDS用户手册》P9 FPGA中的差分管脚 为了适用于高速通讯的场合,现在的FPGA都提供了数目众多的LVDS接口。如Spartan-3E系列FPGA提供了下列差分标准: ? LVDS ? Bus LVDS ? mini-LVDS ? RSDS ? Differential HSTL (1.8V, Types I and III) ? Differential SSTL (2.5V and 1.8V, Type I) ? 2.5V LVPECL inputs 所拥有的差分I/O管脚数目如下 ? From:Spartan-3E FPGA Family:Complete Data Sheet p5 I/O管脚的命名方式: ? From:Spartan-3E FPGA Family:Complete Data Sheet p164 From:Spartan-3E FPGA Family:Complete Data Sheet p18 Spartan-3E系列FPGA器件差分I/O接口输入工作的特性参数: ? From:Spartan-3E FPGA Family:Complete Data Sheet p126 Spartan-3E系列FPGA器件差分I/O接口输出工作的特性参数: ? From:Spartan-3E FPGA Family:Complete Data Sheet p127 Xilinx公司差分原语的使用 (原语,其英文名字为Primitive,是Xilinx针对其器件特征开发的一系列常用模块的名字,用户可以将其看成Xilinx公司为用户提供的库函数,类似于C++中的“cout”等关键字,是芯片中的基本元件,代表FPGA中实际拥有的硬件逻辑单元,如LUT,D触发器,RAM等,相当于软件中的机器语言。在实现过程中的翻译步骤时,要将所有的设计单元都转译为目标器件中的基本元件,否则就是不可实现的。原语在设计中可以直接例化使用,是最直接的代码输入方式,其和HDL语言的关系,类似于汇编语言和C语言的关系。) 关于Xilinx原语的详细介绍,可以参考下面文章 1)FPGA开发实用教程 第4节 Xilinx公司原语的使用方法 HYPERLINK /article/08-03/37457s.html /article/08-03/37457s.html 2)ISE的Help—sofeware Manuals 差分I/O端口组件 1)?????????? IBUFDS? IBUFDS原语用于将差分输入信号转化成标准单端信号,且可加入可选延迟。在IBUFDS原语中,输入信号为I、IB,一个为主,一个为从,二者相位相反。 IBUFDS的逻辑真值表所列,其中“-*”表示输出维持上一次的输出值,保持不变。 表IBUFDS原语的

文档评论(0)

1亿VIP精品文档

相关文档