《81可编程的输入输出芯片8255A》-课件设计(公开).pptVIP

《81可编程的输入输出芯片8255A》-课件设计(公开).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* ILE 允许锁存信号 CS 片选信号,低电平有效 WR1 写信号1,当ILE、CS与WR1同时有效 时,将输入数据锁存到输入寄存器 XFER 从输入寄存器向DAC寄存器传送D/A 转换数据的控制信号 WR2 写信号2,DAC寄存器的选通信号,当 XFER与WR2同时有效,输入寄存器的数 据被装入到DAC寄存器,并同时启动 一次D/A转换 图中各引脚功能如下: * DI7~DI0 D/A转换器的数字量输入信号, 其中DI0为最低位,DI7为最高位 IOUT1 模拟电流输出端,当输入数字为全”1” 时,输出电流最大,全”0”时,输出电流 为0 IOUT2 模拟电流输出端,IOUT1+ IOUT2=常数 Rfb 反馈电阻引出端,此端直接接运算放 大器输出端 * VREF 参考电压,其范围可在-10V~+10V之 间选定 VCC 芯片电源电压,其值可在+5V~+15V 之间选定 ⒋ DAC 0832与8088 CPU的连接 ①单缓冲方式(将WR2、XFER接地) 连接图如下: * 图9-4 DAC 0832单缓冲方式 VREF DAC 0832 CS WR1 IOUT2 IOUT1 VCC ILE XFER WR2 +5V +12V +5V IOW PC总线来 228~22FH 译码器来 VO + +12V -12V 1 2 19 20 8 9 11 12 17 18 3 10 D7~D0 7?4 16 ? 13 * a.静态测试 程序段如下: ┇ MOV DX,228H ;输入寄存器端口号 MOV AL,00 ;输入数字量 OUT DX,AL ┇ 每改变一次输入数字量,运行上述程序段,可得到一个输出电压VO ,最后得到一组运行结果: * 输入 输出(VO) 00 0V ┇ ┇ 80H -2.5V ┇ ┇ FFH -5V 根据VO=-5V?(输入数字量)/256的理想值, 检查二者的差别 谢谢! * 8.1 可编程的输入输出接口芯片8255A 8.1.4 8255A的工作方式 8.2 8255A应用举例 复习:P295~300 预习:D/A、A/D; P318~326 作业:7-23;7-25 思考题:7-26 第11、12周的实验时间进行实验上机考试 * (1)方式2的基本功能 这是一种双向工作方式,使外设在单一的8位数据总线上,既能发送数据,也能接收数据,实现与CPU的双向通信。 只有端口A具有双向工作方式,并占用C端口的5位作控制联络线。 (2)方式2工作时的控制信号,如下图示: 3. 方式2 * 图8-10 方式2工作时的控制信号 PC3 PC7 PC6 PC4 PC5 PC2~0 PA7~PA0 INTE 1 INTE 2 1 INTRA 8 I/O IBFA STBA ACKA OBFA WR RD (新书有错) * a.INTR 中断请求,高电平有效,在输入或输出时,都可以用来作为向CPU发中断请求信号。 b.OBF 输出缓冲器满信号,低电平有效,当其有效,表示CPU将一个数据写入到8255A的A端口。 c.ACK 这是外设对OBF的响应信号,ACK的上升沿是数据已输出的回答信号。 各个信号的意义如下: * d.INTE1 中断允许信号,当PC6设置为1,则INTE1=1,表示允许8255A由INTR向CPU发中断请求信号,以通知CPU现可往8255A的端口A输出一个数据。若INTE1=0,则屏蔽了中断请求。 e.STB 外设给8255A的选通信号,低电平有效,此信号将外设送到8255A的数据打入输入锁存器。 * f.IBF 输入锁存器满信号,这是8255A送给CPU的状态信号,高电平有效,表示当前已有一个新数据送到输入锁存器,等待CPU取走。 g.INTE2 中断允许信号,当PC4设置为1,则INTE2=1,表示端口A的输入处于中断允许状态。 * (3)方式2的控制字 当端口A工作在方式2时,端口B可工作在方式0,亦可工作在方式1,既可作输入口也可作输出口。而端口C剩下3位视B口而定,若B口工作在方式0,C口剩下3位可工作在方式0,若B口工作在方式1,则C口剩下3位作B口的联络线。 * 例1: 设A端口工作于方式2,B端口工作于方式0输出,PC2~PC0工作在方式0输入。则控制字为: 设为0 * 例2:设A端口工作在方式2,B端口工作于方式1输入。 允许方式2中断: 允许

文档评论(0)

花好月圆 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档