多功能数字时钟设计报告..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电 工电 子 综 合 实 验 PAGE8 / NUMPAGES13 多功能数字时钟设计报告 学校: 学院: 班级: 姓名: 学号: 指导老师: 目录 引言 3 实验设计内容及要求3 设计电路的用途及原理简介4 单元电路设计原理5 仿真全图……………………………………………………………………………..…9 电路的调试说明10 所遇到的问题及解决10 实验总结和体会10 附录(集成芯片引脚图和功能表)11 一、引言 (一)摘要:随着人类科技文明的发展,人们对于时钟的要求在不断地提高。时钟已不仅仅被看成一种用来显示时间的工具,在很多实际应用中它还需要能够实现更多其它的功能。高精度、多功能、小体积、低功耗,是现代时钟发展的趋势。在这种趋势下,时钟的数字化、多功能化已经成为现代时钟生产研究的主导设计方向。 本实验要求设计一个数字计时器,可以完成0分00秒~11小时59分59秒的计时功能,并在控制电路的作用下有开机清零、快速校分。 二、实验设计内容及要求 1、功能要求: ① 基本功能:以数字形式显示时、分、秒的时间,小时计数器的计时要求为“12翻1”,并要求能手动快校时、快校分或慢校时、慢校分。 ②扩展功能:定时控制,其时间自定;仿广播电台正点报时—自动报正点时数。 2、设计步骤与要求: ①拟定数字钟电路的组成框图,要求先实现电路的基本功能,后扩展功能,使用的器件少,成本低; = 2 \* GB3 ②设计各单元电路,并用Multisim软件仿真; = 3 \* GB3 ③在通用电路板上安装电路,只要求显示时分; ④测试数字钟系统的逻辑功能; ⑤写出设计报告。设计报告要求:写出详细地设计过程(含数字钟系统的整机逻辑电路图)、调试步骤、测试结果及心得体会。 3、给定的主要器件: 74LS00(4片),74LS160(4片)或74LS161(4片),74LS03(OC,1片),74LS04(2片),74LS20(2片),74LS48(4片),数码管BS202(4只),发光二极管(2只),555(2片)。 4、仪器和设备: 稳压电源(或数字逻辑学习机),双踪示波器,数字万用表、数字通用板、拨线钳和电烙铁等。 5、参考文献: [1]《电子技术基础课程设计指南》清华大学出版社,焦宝文主编; [2]《电子线路设计大全》华中科技大学出版社,陈碗儿主编 [3]《数字电子技术基础》清华大学出版社,阎石主编 [4]《TTL集成电路大全》,电子工业出版社 三、设计电路原理简介: 1、设计原理: 电路由振荡器、分频器、计数器、译码器、显示器、校时电路、 和报时电路组成。振荡器产生的脉冲信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数器通过“时”、“分”、“秒”译码器 显示时间。校分电路实现对“分”上数值的控制,而不受秒十位是否进位的影响,整体电路设计方框图 : 时显示器分显示器 时显示器 分显示器 秒显示器 时译码器 分译码器 秒译码器 时计数器 分计数器 秒计数器 校时电路 振荡器 分频器 定时控制 仿电台报时 整点报时 主体部分 扩展 部分 四、单元电路设计原理 1、秒脉冲发生器 2.校时电路 当刚接通电源或时钟走时出现误差时,都需要进行时间的校准。校时是数字钟应具有的基本功能,一般电子钟都有时、分、秒校时功能。为使电路简单,这里只进行分和小时的校准。校时可采用快校时和慢校时两种方式。校时脉冲采用秒脉冲,则为快校时;如果校时脉冲由单次脉冲产生器提供则为慢校时。图3中C1、 C2用于消除抖动。 至时个位计数器 至时个位计数器 至分个位计数器 分十位进位脉冲 秒十位进位脉冲 3.3K? 3.3K? C2 S2 C1 S1 C1=C2=0.01?F +5V 校时脉冲 图3 校时电路 3.用74160实现12进制计数器 CLK CLK D0 D1 D2 D3 CLK ET EP Q0 Q1 Q2 Q3 C LD’ RD’ 74LS160 D0 D1 D2 D3 CLK ET EP Q0 Q1 Q2 Q3 C LD’ RD’ 74LS160 1 1 1 图2 用整体置零法构成的12进制计数器 5、定时控制电路 数字钟在指定的时刻发出信号,或驱动音响电路“闹时”,或对某装置进行控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求。 例如,要求上午7点59分发出闹时信号,持续时间为1分钟。 7时59分对应数字钟的时计数器的状态为(Q3Q2Q1Q0)H1=0111,分十

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档