基于fpga的雷达信号处理分系统设计-信号与信息处理专业论文.docxVIP

基于fpga的雷达信号处理分系统设计-信号与信息处理专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的雷达信号处理分系统设计-信号与信息处理专业论文

摘要 摘要 随着雷达信号处理技术发展,雷达系统对数字信号处理器的实时性提出了更 高的要求。现场可编程逻辑门阵列(FPGA)拥有并行处理结构、可配置型 IO 引 脚以及丰富的 DSP 硬核资源,可以更好的完成雷达信号处理的任务。FPGA 正逐 步成为雷达信号处理系统的核心器件。 本文基于某雷达工程项目,重点介绍了雷达信号处理分系统中的三个部分: 数据采集与存储、雷达目标检测算法以及与终端显示通信。本系统基于 FPGA 和 DSP 设计,其中 FPGA 承担着更多的处理任务,主要完成数字下变频、恒虚警检 测以及非相干积累等算法设计;采用 PCI 局部总线技术,完成数据传输与设备间 通信的任务;并在 FPGA 中设计了 PCI 传输协议,桥接了主机与信号处理板卡, 可以将数据处理结果传输到显示设备,并实时显示。本设计结合软件仿真、硬件 测试以及外场调试,验证整个系统的正确性与稳定性。 关键字:现场可编程门阵列 数字下变频 恒虚警检测 PCI 总线 采集存储 Abstract Abstract With the development of radar signal processing technology, radar system has put forward higher requirements for real-time digital signal processer. Field Programmable Gate Array(FPGA) with parallel processing structure and reconfigurable IO pin and a rich DSP core resources, can be better to complete the task of radar signal processing. FPGA is gradually becoming the core components of the radar signal processing system. In this paper, based on a radar engineering project, introduces the radar signal processing system with three parts: data acquisition and storage, radar target detection algorithm and the the terminal display communication. This system based on FPGA and DSP, where in FPGA undertakes processing tasks more, mainly to complete the digital down conversion, CFAR detection and non-coherent caaumulation algorithm design; using PCI local bus technology, to complete the task of data transmission and communication between devices; and to design the PCI transmission protocol in FPGA, bridging the Host board and signal processing board, then the processed result can be transmitted to the display device and real-time display. This design verify the correctness and stability of the whole system with software simulation, hardware testing and field debugging. KeyWords : FPGA DDC CFAR PCI Bus Acquisition And Storage 目录 i 目录 第一章 绪论1 1.1 研究背景及意义 1 1.2 研究现状和发展趋势 2 1.2.1 雷达采集存储系统现状和发展趋势2 1.2.2 雷达信号处理系统现状和发展趋势3 1.3 论文内容及安排 4 第二章 雷达信号处理分系统设计 5 2.1 雷达信号处理分系统主要组成 5 2.2 雷达信号处理分系统主要功能 6 2.3 雷达信号处理分系统中常用 FPGA 设计方法 7 2.4

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档