基于fpga的视频叠加系统设计与实现-计算机技术专业论文.docxVIP

基于fpga的视频叠加系统设计与实现-计算机技术专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的视频叠加系统设计与实现-计算机技术专业论文

学校代码 分 类 号  10701 TP334 学 号 1203121784 密 级 公开 TN82西安电子科技大学 TN82 硕士学位论文 基于 FPGA 的视频叠加系统设计与实现 作者姓名:刘天武 领 域: 计算机技术 学位类别: 工程硕士 学校导师姓名、职称: 企业导师姓名、职称: 吴自力 高工 赵东平 高工 提交日期: 2014 年 12 月 Design and Implementation of Video overlay System Based on FPGA A thesis submitted to XIDIAN UNIVERSITY in partial fulfillment of the requirements for the degree of Master in Computer Technology By Liu Tianwu Supervisor: Wu Zhili Zhao Dongping December 2014 西安电子科技大学 学位论文独创性(或创新性)声明 秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在 导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标注 和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成果; 也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的材料。 与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表 示了谢意。 学位论文若有不实之处,本人承担一切法律责任。 本人签名: 日 期: 西安电子科技大学 关于论文使用授权的说明 本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究 生在校攻读学位期间论文工作的知识产权单位属于西安电子科技大学。学校有权 保留送交论文的复印件,允许查阅、借阅论文;学校可以公布论文的全部或部分 内容,允许采用影印、缩印或其它复制手段保存论文。同时本人保证,获得学位 后结合学位论文研究成果撰写的文章,署名单位为西安电子科技大学。 保密的学位论文在 年解密后适用本授权书。 本人签名: 导师签名: 日 期: 日 期: 摘要 摘要 西安电 西安电子科技大学硕士学位论文 摘要 随着技术的发展与进步,视频图像处理技术在当今的信息社会中获得了高度 的关注并得到了广泛的应用。视频叠加技术是视频图像处理技术的一个应用方向, 它将多路多制式视频信号叠加融合形成一路视频信号输出到一个显示设备进行显 示。这项技术在电视系统、安防监控系统、机载综合显示系统等领域有重要意义。 本文对视频叠加技术进行了相关研究,分析了电视制式视频信号和计算机制 式视频信号的不同格式和传输方式;对多路多制式视频叠加中的电视制式视频去 隔行、图像缩放和视频图像叠加等关键算法进行了研究。在此基础上,本文设计并 实现了一个视频叠加系统,系统以 FPGA 作为核心来实现视频叠加处理中的算法; 以 DDR2 SDRAM 作为视频数据的缓存;采用支持四路 CVBS 视频信号采集功能 的 TW2867 芯片完成多路视频采集输入;使用 VGA 接口输出叠加融合后的视频信 号;使用 STM32 微控制器进行视频叠加的控制。系统的设计分为基于 FPGA 的视 频叠加处理器设计和视频叠加系统控制软件设计两部分。基于 FPGA 的视频叠加 处理器通过在 FPGA 上进行逻辑设计实现,由视频输入处理模块、去隔行器、视频 帧缓存控制模块、视频缩放器、视频叠加输出模块和 I2C 总线接口构成,叠加融合 处理多路输入视频。视频叠加系统控制软件运行在 STM32 微控制器上,由 I2C 总 线驱动程序、串口通信程序、TW2867 视频采集控制程序、视频叠加控制程序和主 控制调度程序构成,实时控制视频叠加效果。 测试验证结果表明,本文设计实现的视频叠加系统实现了两路视频的叠加融 合,其中一路视频在输出视频中作为背景,缩放至输出视频的尺寸;另一路视频作 为前景叠加在背景之上以小窗口的方式显示;前景与背景的视频源可切换;前景视 频的叠加位置、尺寸和透明度可任意调节。本文中的研究与设计所取得的成果对于 视频叠加技术的研究和工程应用中的实现具有一定的参考价值。 关 键 词:视频叠加, FPGA, 视频缩放, 去隔行, TW2867 论文类型:应用基础技术 I PAGE PAGE VI III III AB ABSTRACT 西安电 西安电子科技大学硕士学位论文 ABSTRACT With the rapid development of technology, video image processing has got a lot of attention a

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档