一种高精度锁相环抖动测量电路设计.PDFVIP

  • 9
  • 0
  • 约2.18万字
  • 约 7页
  • 2019-01-09 发布于山东
  • 举报

一种高精度锁相环抖动测量电路设计.PDF

一种高精度锁相环抖动测量电路设计.PDF

第38卷第6期 南京邮电大学学报(自然科学版) Vol.38 No.6   2018年12月 JournalofNanjingUniversityofPostsandTelecommunications(NaturalScienceEdition)   Dec2018 doi:10.14132/j.cnki.16735439.2018.06.005 一种高精度锁相环抖动测量电路设计 1,2 1 1 1 1 蔡志匡 ,王昌强 ,王子轩 ,代鸣扬 ,肖 建 1.南京邮电大学 电子与光学工程学院,江苏 南京 210023 ( ) 2.东南大学 生物科学与医学工程学院,江苏 南京 210096 摘要:锁相环作为数字和模拟电路中不可或缺的基本电路单元,其性能的稳定性在电路工作过程中 尤为重要。基于欠采样的抖动测量电路是目前锁相环片上测试领域的研究热点。文中针对目前抖 动测量方案存在的测量精度低和测量成分单一的问题,基于欠采样测量原理,设计了一种高精度锁 相环抖动测量电路,能够实现周期抖动和长周期抖动的测量。在SMIC40nmLL工艺条件下,完成 前后仿真:针对多组测试数据,得出周期抖动测量平均误差是2.81%,长周期抖动测量的平均误差 2 是3.67%,电路面积为2448 m,功耗为0.37mW,满足设计需求。 μ 关键词:高精度;边沿对齐;周期抖动测量;长周期抖动测量;欠采样 中图分类号:TN919.8  文献标志码:A  文章编号:16735439(2018)04002907 Designofhighprecisionjittermeasurementcircuitof phaselockedloop 1,2 1 1 1 1 CAIZhikuang ,WANGChangqiang,WANGZixuan,DAIMingyang,XIAOJian 1.CollegeofElectronicandOpticalEngineering,NanjingUniversityofPostsandTelecommunications,Nanjing210023,China ( 2.SchoolofBiologicalSciencesandMedicalEngineering,SoutheastUniversity,Nanjing210096,China ) Abstract:Thephaselockedloop(PLL)isanindispensablebasiccircuitinanaloganddigitalcommuni cationsystemsandthestabilityofperformanceisparticularlyimportantinthecircuitworkprocess.The undersamplingbasedjittermeasurementcircuitiscurrentlyaresearchfocusinthefieldofphaselocked looptesting.Thispaperpresentsajitterextractiontechniquebasedonedgealignmentonthelowaccuracy andlargemeasurementerroroftheexistingjitterextractionmethodsforundersampli

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档