基于fpga的多元ldpc码编译码器设计与实现-通信与信息系统专业论文.docxVIP

基于fpga的多元ldpc码编译码器设计与实现-通信与信息系统专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的多元ldpc码编译码器设计与实现-通信与信息系统专业论文

万方数据 万方数据 分类号: 密级: U D C : 编号: 工学硕士学位论文 基于 FPGA 的多元 LDPC 码编译码器设计与实现 硕士研究生 :何龙华 指 导 教 师 :赵旦峰 教授 学 位 级 别 :工学硕士 学科、专业 :通信与信息系统 所 在 单 位 :信息与通信工程学院 论文提交日期 :2014 年 3 月 论文答辩日期 :2014 年 3 月 学位授予单位 :哈尔滨工程大学 万方数据 万方数据 Classified Index: U.D.C: A Dissertation for the Degree of M.Eng Design and Implementation of Non-binary LDPC Encoder and Decoder Based on FPGA Candidate: He Longhua Supervisor: Professor Zhao Danfeng Academic Degree Applied for: Master of Engineering Specialty: Communication and Information System Date of Submission: Mar, 2014 Date of Oral Examination: Mar, 2014 University: Harbin Engineering University 哈尔滨工程大学 学位论文原创性声明 本人郑重声明:本论文的所有工作,是在导师的指导下,由作者本人独立完成的。 有关观点、方法、数据和文献的引用已在文中指出,并与参考文献相对应。除文中已注 明引用的内容外,本论文不包含任何其他个人或集体已经公开发表的作品成果。对本文 的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声 明的法律结果由本人承担。  作者(签字): 日期: 年 月 日 哈尔滨工程大学 学位论文授权使用声明 本人完全了解学校保护知识产权的有关规定,即研究生在校攻读学位期间论文工 作的知识产权属于哈尔滨工程大学。哈尔滨工程大学有权保留并向国家有关部门或机构 送交论文的复印件。本人允许哈尔滨工程大学将论文的部分或全部内容编入有关数据库 进行检索,可采用影印、缩印或扫描等复制手段保存和汇编本学位论文,可以公布论文 的全部内容。同时本人保证毕业后结合学位论文研究课题再撰写的论文一律注明作者第 一署名单位为哈尔滨工程大学。涉密学位论文待解密后适用本声明。 本论文(□在授予学位后即可 □在授予学位 12 个月后 □解密后)由哈尔滨工 程大学送交有关部门进行保存、汇编等。 作者(签字): 导师(签字): 日期: 年 月 日 年 月 日 基于 FPGA 的多元 LDPC 码编译码器设计与实现 摘 要 在信息化时代,有大量信息需要传递,空间干扰严重,可靠性通信变得越来越重要, 信道编码在通信系统中的地位也更加重要了。LDPC 作为性能优异的一种信道编码技术 成为研究的热门,为了进一步提高其纠错性能,研究由二元域转向了多元域。本文对多 元 LDPC 码进行了深入的研究,提出了可以工程化实现方案并采用 FPGA 实现。 首先,跟踪信道编码研究领域的研究进展,分析多元 LDPC 码的研究现状,设计合 理的硬件实现方案并进行研究。 其次,论文从多元 LDPC 码校验矩阵研究入手,从校验矩阵构造出发去确定矩阵的 形式,从不同的编译码算法出发优化现有算法,以便提出适合硬件实现的 QC 结构快速 编码算法和混合域译码算法。 再次,采用 Visual Studio 软件搭建通信系统仿真模型,并利用此模型在高斯噪声信 道条件下对多元 LDPC 码的矩阵构造方式、编码码率、码长、译码迭代次数和数据量化 精度等参数进行仿真,确定满足系统指标的硬件实现参数。 然后,在 Quartus II 软件开发平台中对确定参数的通信系统的编译码算法进行硬件 设计,采用 Verilog HDL 语言完成编码器和译码器的实现,并用 Modelsim 软件进行时 序分析,完成算法硬件设计后即可以确定硬件平台,并设计及制作。 最后,采用 LabWindows 软件编写单独和联合的系统测试程序,设计上位机测试界 面,先单独对编译码器的功能进行验证,然后在高斯噪声信道中对编译码器进行联合系 统测试,并与理论性能进行了比较。 关键词:多元 LDPC 码;QC 结构快速编码;混合域译码;FPGA 实现 基于 FPGA 的多元 LDPC 码编译码器设计与实现 ABSTRACT In the information age, a lot of information needs to be sent and spatial interfere

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档