网站大量收购独家精品文档,联系QQ:2885784924

一种12位cmos逐次逼近你型模数转换器的分析设计.docx

一种12位cmos逐次逼近你型模数转换器的分析设计.docx

  1. 1、本文档共81页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种12位cmos逐次逼近你型模数转换器的分析设计

摘要摘要 摘要 摘要 模数转换器ADC是模拟信号系统和数字信号系统间的接口,广泛应用于传 感器、音频视频、仪表、通信等领域,在信号处理系统中有着重要地位。随着 信息技术的不断发展,人们对ADC的性能要求越来越高。逐次逼近型ADC(SAR ADC)是一种常见的ADC结构,一般分辨率在8-16位,采样速率小于5Msps, 具有在精度、速度、功耗、尺寸和成本方面的综合优势。适用于便携式设备、 汽车电子和微处理器辅助模数转换接口等领域。 本论文设计了一种适用于微控制器接口的SARADC,3V单电压源供电、精 度12位、输入范围O~1.024V,采样速度1Msps。 主要研究工作有:①研究设计了一个电容阵列拆分DAC,高位和低位分别 是6位,使总电容最小,减小了芯片面积;采用下极板采样技术,将采样保持 电路融合到DAC电路中。②设计了三级预放大加Latch的高速高精度比较器, 根据放大器的位置调整每_级的增益、带宽,每级的cascode结构减小了回程噪 声的影响;使用失调校准技术,可以有效消除每一级的20mV的输入失调,能 够在20MHz的速度下分辨出100pN的输入电压。③设计了数字部分电路模块, 包括逐次逼近型寄存器SAP,和总体控制信号的产生电路。仿真结果表明数字电 路完全能够按照预设的功能进行工作。 设计采用ASMC 0.351un 2P2M工艺,利用Cadence Spectre仿真器进行了输 入信号的静态仿真,结果表明SAR ADC能够达到12位的分辨率和1Msps的采 样速度。 关键词:逐次逼近寄存器模数转换器数模转换器消失调比较器 AbstractAbstract Abstract Abstract As the interface between the analog and digital systems,ADC(Analog to Di百tal Convert)is widely used in sensors,audio,video,instrumentation,communications and other fields,which plays an important role in signal processing systems.As information technology continues to evolve,people are increasingly demanding lligh-performance ADC.Successive Approximation hDC(ShR hDC)is a common structure in A/D converts.SAR ADC generally has 8~1 6-bit resolution,less than 5Msps sampling-rate.With its mixed advantages in resolution,speed,power size and cost,SAR ADC is widely used in portable devices,automotive electronic equipment and analog-to·digital interfaces of micro-processors and SO 011. A 3v,1 2bit,1 Msps,O~1.024V-input SAR ADC is designed in this thesis which is used as ananalog-to-di百tal interface of micro-processors. The main study work is:(1至)Design a segmented capacitive digital·-to··analog converter(DAC)wi廿l 2 separated 6-bit arrays,resulting in smaller chip area.Use bottom plate sampling technique with the capacitance of the DAC.②Design a multi-stage comparator that owns high speed and precision with three pre-amplifiers and a Latch.Each pre—amplifier is optimized according to its position.The cascode structure recudes the kickback noise.The offset cancellation techn

文档评论(0)

189****6821 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档