逻辑分析仪同步采样的原理及应用.pdfVIP

  • 5
  • 0
  • 约5.86千字
  • 约 9页
  • 2019-01-16 发布于湖北
  • 举报
逻辑分析仪应用从入门到精通(二十六) 逻辑分析仪同步采样的原理及应用 Technical Note T V 1.00 Date:2014/07/ 10 工程技术笔记 类别 内容 关键词 逻辑分析仪、同步采样 摘 要 广州致远电子股份有限公司 广州致远电子股份有限公司 逻辑分析仪应用从入门到精通 逻辑分析仪 修订历史 版本 日期 原因 V 1.00 2014/07/10 创建文档 工程技术笔记 ©20 13 Guangzhou ZHIYUAN Electronics Stock Co., Ltd. i 广州致远电子股份有限公司 逻辑分析仪应用从入门到精通 逻辑分析仪 目 录 1. 引言 1 2. 同步采样原理2 3. 单边沿同步采样实例3 4. 双边沿同步采样模式4 5. 总结5 工程技术笔记 ©20 13 Guangzhou ZHIYUAN Electronics Stock Co., Ltd. 1 广州致远电子股份有限公司 逻辑分析仪应用从入门到精通 逻辑分析仪 1. 引言 在数字电路系统中,各种芯片使用不同的总线协议进行数据交换,通常低速信号采用的 多为异步总线模式。比如10MHz 数量级的MCU 外部总线,SRAM,异步FLASH 等,而在 数据率较高时,特别是当数据率高于100MHz 数量级时,大多都采用同步总线,比如PCI, SDRAM 等,当数据率再上升到200MHz 以上时,并行总线均过渡为多倍数据率的传输模式, 比如DDR SDRAM ,PCI-X 2.0 以及FSB 等。在使用逻辑分析仪分析这一类总线时,应采用 同步采样模式。 工程技术笔记 ©20 13 Guangzhou ZHIYUAN Electronics Stock Co., Ltd. 1 广州致远电子股份有限公司 逻辑分析仪应用从入门到精通 逻辑分析仪 2. 同步采样原理 前面介绍逻辑分析仪原理时曾简单介绍过同步采样与异步采样的区别,同步采样的时钟 源来自外部待测系统,而异步采样的采样时钟来自逻辑分析仪内部的时钟模块。那么,同步 采样的实际意义在那里呢? 异步采样时,采样时钟是内部时钟模块产生的,因此,在采样率与外部数据率相差不大 时并不能很好的反应外部总线的实际时序结果,特别是对于同步总线,使用异步采样可能会 导致测量结果中的时钟与数据总线的相位关系

文档评论(0)

1亿VIP精品文档

相关文档