网站大量收购独家精品文档,联系QQ:2885784924

第六章 总线系统2015年.pptVIP

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理 第六章 总线系统 6.1 总线的概念和结构形态 6.1.1 总线的基本概念 总线是构成计算机系统的互连机构,是多个系统功能部件之间进行数据传送的公共通路。   一个单处理器系统中的总线,大致分为三类:    (1) 内部总线:CPU内部连接各寄存器及运算部件之间的总线。    (2) 系统总线:CPU同计算机系统的其他高速功能部件,如存储器、通道等互相连接的总线。   (3) I/O总线:中、低速I/O设备之间互相连接的总线。 6.1.1 总线的基本概念 1.总线的特性 物理特性:指总线的物理连接方式,包括总线的根数,总线的插头、插座的形状,引脚线的排列方式等。 功能特性:描述总线中每一根线的功能。 电气特性:定义每一根线上信号的传递方向及有效电平范围。 时间特性:定义了每根线在什么时间有效。规定了总线上各信号有效的时序关系,CPU才能正确无误地使用。 6.1.1 总线的基本概念 2.总线的标准化 相同的指令系统,相同的功能,不同厂家生产的各功能部件在实现方法上几乎没有相同的,但各厂家生产的相同功能部件却可以互换使用,其原因在于它们都遵守了相同的系统总线的要求,这就是系统总线的标准化问题。 微型计算机系统中采用的总线标准有: 1 . ISA总线,16位,带宽8MB/S; 2 . EISA总线,32位,带宽33.3MB/S; 3 . VESA总线,32位,带宽132MB/S; 4 . PCI总线,32/64位,带宽1GB/S ; 总线带宽:总线本身所能达到的最高传输速率,是衡量总线性能的重要指标,单位兆字节每秒(MB/s)。 【例1】 (1)某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是多少? (2)如果一个总线周期中并行传送64位数据,总线时钟频率升为66MHz,则总线带宽是多少? 6.1.2 总线的连接方式 1.单总线结构   在许多单处理器的计算机中,使用一条单一的系统总线来连接CPU、主存和I/O设备,叫做单总线结构。 如下图所示 此时要求连接到总线上的逻辑部件必须高速运行,以便在某些设备需要使用总线时能迅速获得总线控制权;而当不再使用总线时,能迅速放弃总线控制权。 单总线结构如下图所示 2.多总线结构   单总线结构中,由于所有的高速设备和低速设备都挂在同一总线上。且总线只能分时工作,即某一时间只能允许一对设备之间传送数据,这就使信息传送的效率和吞吐量受到极大限制。为此出现了多总线系统结构。 多总线结构体现了高速、中速、低速设备连接到不同的总线上同时进行工作,以提高总线的效率和吞吐量,而且处理器结构的变化不影响高速总线。 2.多总线结构 6.1.4 总线的内部结构 早期总线的内部结构如图所示,   它实际上是处理器芯片引脚的延伸,是处理器与I/O设备适配器的通道。这种简单的总线一般由50—100条线组成,这些线按其功能可分为三类:地址线、数据线和控制线。   简单总线结构的不足之处在于:    第一 CPU是总线上的唯一主控者。    第二 总线信号是CPU引脚信号的延伸,故总线结构紧密与CPU相关,通用性较差。 早期总线的内部结构 当代总线的内部结构 当代流行的总线内部结构,追求的目标是: 与结构无关; 与CPU无关; 与技术无关; 多主控者。    总线控制器主要完成几个总线请求者之间的协调与仲裁。 当代总线的内部结构 整个总线分成如下四部分:   1 数据传送总线: 由地址线、数据线、控制线组成。   2 仲裁总线: 包括总线请求线和总线授权线。   3 中断和同步总线:用于处理带优先级的中断操作,包括中断请求线和中断认可线。 4 公用线: 包括时钟信号线、电源线、地线、系统复位线以及加电或断电的时序信号线等。 6.1.5 总线结构实例 大多数计算机采用了分层次的多总线结构。即按照设备模块的速度分类,速度相尽的设备模块使用同一类总线。 pentium计算机主板的总线结构框图 pentium计算机主板的总线结构框图   CPU总线: 也称CPU—存储器总线,它是一个64位数据线和32位地址线的同步总线。总线时钟频率为66.6MHz(或60MHz),CPU是这条总线的主控者,但必要时可放弃总线控制权。 PCI总线: 用于连接高速的I/O设备模块。通过“桥”芯片,上面与更高速的CPU总线相连,下面与低速的ISA总线相接。 PCI总线是一个32(或64位)的同步总线,3

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档