CPLD和FPGA培训课件(ppt 34页).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPLD和FPGA培训课件(ppt 34页)

8.1 复杂可编程逻辑器件(CPLD)简介;6.6 简单的时序可编程逻辑器件GAL;6.6.2 GAL中的输出逻辑宏单元; 可以通过编程,将OLMC配置后各种不同的逻辑功能。每个OLMC有2个编程单元AC1(n)和XOR(n),一个全局编程单元AC0,同步控制单元SYN 。将这些编程单元组合在一起即是结构控制字,GAL16V8的结构控制字共有82位,它们的定义如图。;更多乘积项、更多宏单元、更多的输入信号。;6.6 简单的时序可编程逻辑器件GAL;与PAL、GAL相比,CPLD的集成度更高,有更多的输入端、乘积项和更多的宏单元;;1、CPLD器件的逻辑块;1、CPLD器件的逻辑块;1、CPLD器件的逻辑块;6.6.2 GAL中的输出逻辑宏单元;1、CPLD器件的逻辑块;6.6.2 GAL中的输出逻辑宏单元;2、可编程内部连线; I/O单元是CPLD外部封装引脚和内部逻辑间的接口。每个I/O单元对应一个封装引脚,对I/O单元编程,可将引脚定义为输入、输出和双向功能。 ;8.2 现场可编程门阵列(FPGA);CPLD是用可编程“与-或”阵列实现逻辑函数。编程是基于E2PROM或快闪存储器的编程技术。;全加器;(2)数据选择器构成查找表LUT;用查找表LUT实现逻辑函数;;;8.2.1 FPGA实现逻辑功能的基本原理; LUT的扩展— 用2输入LUT实现3变量的逻辑函数;8.2.1 FPGA实现逻辑功能的基本原理;8.2.2 FPGA结构简介;;8.2 现场可编程门阵列(FPGA);Q1nQn0;2. I/O块;3. 可编程连线资源;8.3 可编程逻辑器件开发过程简介; CPLD采用CMOS E2PROM工艺制造,编程后,即使切断电源,其逻辑也不会消失,且可以在系统编程(ISP特性)。 FPGA的LUT由数据选择器和SRAM构成,切断电源后,其逻辑会消失。所以FPGA需要外部的PROM保存编程数据。每次通电,自动将PROM中的编程数据装载到FPGA中。 ; 计算机根据用户编写的源程序运行开发系统软件,产生相应的编程数据和编程命令,通过五线编程电缆接口与芯片连接。

文档评论(0)

tangdequan1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档