- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
采用SSI设计组合逻辑电路例 例1 设计一个三人提案表决电路 解 (1)分析题意: 当两人或两人以上同意提案时, 提案可获得通过 设三人分别是 A、B、C, 同意提案为1,不同意提案为0, 设提案是P, 提案通过为1,不通过为0 4.2.1 采用SSI的组合逻辑电路设计 (2)列写真值表 1 1 1 1 1 0 1 1 1 1 0 1 0 0 0 1 1 0 1 0 C 1 1 0 0 1 0 0 0 0 0 0 0 P B A (3)写出逻辑函数表达式 4.2.1 采用SSI的组合逻辑电路设计 (4)化简和变换表达式 1 1 1 0 0 1 0 0 C AB 00 01 11 10 0 1 (5)画出逻辑图 A B C F 4.2.1 采用SSI的组合逻辑电路设计 进一步对表达式进行变换 —或非-或非表达式 —与或非表达式 对应可以用或非门和与或非门实现 A+BC=(A+B)(A+C) 4.2.1 采用SSI的组合逻辑电路设计 ≥1 ≥1 ≥1 A B C F ≥1 用与非门实现 用与或非门实现 从本例可见,一个设计任务可以有多种实现方案,从而得到不同的组合逻辑电路,究竟采用什么方法,需根据具体情况而定 1 ≥1 A B C F 1 1 4.2.1 采用SSI的组合逻辑电路设计 例2 用与非门实现逻辑函数 1 1 1 1 1 1 1 1 1 1 1 CD AB 00 01 11 10 00 01 11 10 解 用卡诺图对函数进行化简,得 4.2.1 采用SSI的组合逻辑电路设计 经变换可得到 与非-与非表达式 从变换后的表达式可见,需要5个与非门才能实现该函数,而且输入变量中有原变量,还有反变量,该如何处理这些反变量? 输入端添加非门求反,则共需要9个门 寻求新的途径 — 再变换表达式 A B B A C D F A B C D F 1 1 1 1 4.2.1 采用SSI的组合逻辑电路设计 需5个与非门实现,但无反变量 A B C D F 再经变换得到又一种与非-与非表达式 4.2.1 采用SSI的组合逻辑电路设计 再经变换还可得到另一种与非-与非表达式 仅需用4个与非门实现 这里将尾部因子用所谓“尾部替代因子”替代,从而减少了使用的门的数量 4.2.1 采用SSI的组合逻辑电路设计 D A B C F 可以说得到了一个最小化电路 4.2.1 采用SSI的组合逻辑电路设计 例3 用或非门实现逻辑函数 1 1 1 1 1 1 1 1 1 CD AB 00 01 11 10 00 01 11 10 解 求原函数的对偶函数的与非-与非表达式 最小项表达式的对偶函数的标准与或表达式的获得方法 4.2.1 采用SSI的组合逻辑电路设计 用七个或非门可以实现该逻辑函数(逻辑图略) 写出对偶函数的最简与或表达式并化简、变换 最后得到原函数的或非-或非表达式 4.2.1 采用SSI的组合逻辑电路设计 例4 用与门和异或门实现逻辑函数 1 1 1 1 1 1 1 1 1 CD AB 00 01 11 10 00 01 11 10 解 求函数F的最简异或表达式 当AB=0时: A+B= A⊕B ⊕(A·B) = A⊕B 若卡诺图中的两个圈不重叠则这两个圈对应的乘积项之积必定为0 于是可以从函数的积之和表达式写出异或表达式 4.2.1 采用SSI的组合逻辑电路设计 用异或门和与门实现的逻辑图 =1 =1 =1 =1 =1 A B C D F 1 4.2.1 采用SSI的组合逻辑电路设计 4.2.2 采用中规模集成器件 实现组合逻辑函数 采用MSI实现组合逻辑函数的特点 器件的名称仅仅表示其基本逻辑功能,可以扩展开发出更多的应用,用MSI设计电路可省去许多繁琐的设计过程,减少甚至避免设计错误,改善电路性能 用MSI实现组合逻辑电路的基本方法是对比法,将待实现的逻辑函
文档评论(0)