数字逻辑电路设计红绿灯控制器.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑电路设计红绿灯控制器.docx

《数字逻辑电路设计》 课程设计总结报告 题目:红绿灯控制器 指导老师: 设计人员: 学号: 班级:电气ZY1401班 日期:2016年6月 目 录 一、 设计任务书 二、 设计框图及整机概述 三、 各单元电路的设计方案及原理说明 四、 调试过程及结果分析 五、 设计、安装及调试中的体会 六、 对本次课程设计的意见及建议 七、附录(包括:整机逻辑电路图及元器件清单) 一、设计任务书 一、 题目:红绿灯控制器 二、 设计要求设计一个红绿灯控制器设计应具有以下功能 设计耍求:设计一个红绿灯 (1)主道方向绿灯亮(如30s),支道方向红灯亮。 (2) 主道方向黄灯亮(如5s),支道方向红灯亮。 (3) 主道方向红灯亮(如20s),支道方向绿灯亮。 (4 )主道方向红灯亮(如5s),支道方向黄灯亮。 要求有时间显示(顺数、逆数皆可),时间自定。(大于20秒以上) 口 J添加其他能。 实验器材:推荐使用741S192, 741s74, cd4511,各种逻辑门芯片, 数码管等常用且功能灵活的芯片。 三、给定条件 只能采用实验室提供的中小规模电路进行设计。(不一定是实 验用过的) 支道主道 支道 主道 十字路口交通示意图 二、设计框图及整机概述 1、设计框图 脉冲发生电路显示时间译码系统控制系统计数系统红绿灯 脉冲发生电路 显示时间 译码系统 控制系统 计数系统 红绿灯 2、整机概述 上图是整个交通灯电路的设计框图。首先,脉冲发生电路(秒信号 产生单元)是用来给计数芯片产生脉冲的,以便计数芯片可以正常的 工作,可以直接使用试验箱上的秒信号产生单元。红绿灯控制系统是 整个电路的核心,它控制着红绿灯的亮灭、数码管的显示以及控制计 数时间,所以对于这个部分的设计是非常重要的。计数系统我们可以 用计数芯片192来实现,采用置数或者置零的方法都可以让实现某一 个时间段的计数。译码显示系统是用来显示时间的,它将计数系统所 记的时间用数码管显示岀来,以便我们可以更清楚的知道红绿灯亮灭 的时间。状态计数模块可以控制整个电路的状态显示,显示主支路上 的红绿灯。最后的红绿灯部分用三个红色发光二极管将我们所设计的 电路功能直观的表现出来。 三、各单元电路的设计方案及原理说明 脉冲发生电路:止常情况下用555定时器产生秒信号,本次试验 中直接采用试验箱上的信号产生单元 译码显示单元:Itl专用数码管显示译码器和数码管组成,实现将 计数器上的信号显示出来的功能,本次试验中会直接采用试验箱上的 译码器 状态控制系统: 状态计数机的设计(4状态基于2个D触发器) 两个D触发器维持四种所需要的状态(SO为低位,S1为高位)。 计数系统: (1) 主道方向绿灯亮(如30s),支道方向红灯亮。(状态1,S1SO二11) (2) 主道方向黄灯亮(如5s),支道方向红灯亮。(状态2,S1SO=1O) (3) 主道方向红灯亮(如20s),支道方向绿灯亮。(状态3,S1SO二01) (4) 主道方向红灯亮(如5s),支道方向黄灯亮。(状态4,S1SO=OO) 灯亮为1,灯灭为0 我们利用74LS192进行该电路图的设计,利用两块芯片作为显示 器的高位和低位。该芯片的功能表如下图: 十进制可逆计数器74LS192引脚图養脚及功能表 74LS192是同步十进制可逆计数器,它具有双时邮侖入,并II有XI除和割数尊功能,其引脚排歹饭逻辑符 号如下所示: 15VQC Po MR TCo TCu Pl P2 P3 而冋而冋冋向而LLIL?JLULUL5JL?JLlILUP1 Qi Qo CPD CPu 02 03 GNO⑻P0QOP1QlP2 15 VQC Po MR TCo TCu Pl P2 P3 而冋而冋冋向而 LLIL?JLULUL5JL?JLlILU P1 Qi Qo CPD CPu 02 03 GNO ⑻ P0 QO P1 Ql P2 Q2 P3 Q3 CPu TCu CPd TCd PL MR 10 9 5 3 u 14 3 2 6 7 12 13 (b) S5-4 74LS192的引卸排列及逻辑符号 a)引脚摊列(b)逻辑符号 输入 输岀 MR PL9 CPu CPd P3 P2 Pl P0 Q3 Q2 Ql Q0 1 X X X X X X X 0 0 0 0 0 0 X X d e b a d e b a 0 1 X 1 X X X X 加计数 0 1 1 X X X X X 减计数 如图:11为置数端,4为减计数端,5为加计数端,12为非同步 进位输出端,13为非同为借位输出端,MR为清楚段,PO, Pl, P2, P3为计数器输入端,QI, Q2, Q3, Q4为数据输出端。上图为其功 能表。由于本次是减计数,所以采用4,13端口的功能进行减计数的 相关运算。由此,我们

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档