- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
个人收集整理 仅供参考学习
个人收集整理 仅供参考学习
PAGE / NUMPAGES
个人收集整理 仅供参考学习
EDA实训报告
学生姓名:XXX 学 号:XXXXXXXXXXXX
学 院: 理工学院
专 业: 电子科学与技术
题 目: 基于FPGA地正弦波发生器
指导教师: 安国臣
2013年1月
课程设计成绩评定表
学生姓名
XXX
学 号
0XXXXX
成绩
专业班级
电子科学与技术
起止时间
设计题目
基于FPGA地正弦波发生器
指
导
教
师
评
语
指导教师: 安国臣
年 月 日
基于FPGA地正弦波发生器
摘 要:本设计结合了EDA技术和直接数字频率合成(DDS)技术.EDA技术是现代电子设计技术地核心,是以电子系统设计为应用方向地电子产品自动化地设计技术.DDS技术则是最为先进地频率合成技术,具有频率分辨率高、频率切换速度快、相位连续、输出相位噪声低等诸多优点.b5E2RGbCAP
本文在对现有DDS技术地大量文献调研地基础上,提出了符合FPGA结构地正弦信号发生器设计方案并利用MAXPLUSⅡ软件进行了设计实现.文中介绍了EDA技术相关知识,同时阐述了DDS技术地工作原理、电路结构,及设计地思路和实现方法.经过仿真测试,设计达到了技术要求.p1EanqFDPw
关键词:现场可编程门阵列(FPGA);直接数字频率合成(DDS); 正弦波信号发生器
一、DDS地基本原理
正弦波信号发生器是由地址发生器和正弦波数据存储器ROM两块构成,输入为时钟脉冲,输出为8位二进制.
1. 地址发生器地原理
地址发生器实质上就是计数器,ROM地地址是6位数据,相当于64位循环计数器.
2.只读存储器ROM地设计
(1)、VHDL编程地实现
①基本原理:为每一个存储单元编写一个地址,只有地址指定地存储单元才能与公共地I/O相连,然后进行存储数据地读写操作.DXDiTa9E3d
②逻辑功能:地址信号地选择下,从指定存储单元中读取相应数据.
直接数字频率合成器(DDFS)地基本原理:DDS是利用采样定理,根据相位间隔对正弦信号进行取样、量化、编码,然后储存在EPROM中构成一个正弦查询表,通过查表法产生波形.它是由参考时钟、相位累加器、正弦查询表和D/A转换器组成,如图1所示.RTCrpUDGiT
图1 直接数字频率合成器原理框图
相位累加器由N位加法器与N位累加寄存器级联构成,其原理框图如图2所示.每来一个时钟脉冲Fc,N位加法器将频率控制数据K与累加寄存器输出地累加相位数据相加,把相加后地结果Y送至累加寄存器地输入端.累加寄存器一方面将在上一时钟周期作用后所产生地新地相位数据反馈到加法器地输入端,以使加法器在下一时钟地作用下继续与频率控制数据K相加;另一方面以相加后地结果形成正弦查询表地地址,取出表中与该相位对应地单元中地幅度量化正弦函数值,作为取样地址值送入幅度/相位转换电路.这样就可把存储在波形存储器内地波形抽样值(二进制编码)经查找表查出,完成相位到幅值转换.波形存储器地输出送到D/A转换器,D/A转换器将数字量形式地波形幅值转换成所要求合成频率地模拟量形式信号.5PCzVD7HxA
图2 相位累加器原理框图
由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一次,相位累加器输出地数据就是合成信号地相位.当相位累加器加满量时就会产生一次溢出,溢出频率就是DDS输出地信号频率.jLBHrnAILg
相位累加器地最大计数长度与正弦查询表中所存储地相位分隔点数相同,在取样频率(由参考时钟频率决定)不变地情况下,由于相位累加器地相位增量不同,将导致一周期内地取样点数不同,输出信号地频率也相应变化.如果设定累加器地初始相位,则可以对输出信号进行相位控制.由采样原理可知,如果使用两个相同地频率合成器,并使其参考时钟相同,同时设定相同地频率控制字、不同地初始相位,那么在原理上就可以实现输出两路具有一定相位差地同频信号.xHAQX74J0X
二、设计方案
1. 基于VHDL编程地设计
在地址信号地选择下,从指定存储单元中读取相应数据
系统框图如下:
2、总体设计框图
信号发生器结构框图
三、原理图
1、顶层原理图
四、VHDL编程地实现
1、 顶层文件
library ieee;
use ieee.std_logic_1164.all;
entity sin is
port(clk:in std_logic;
b:in std_logi
您可能关注的文档
- Unit 3 A taste of English humour优秀教学案.doc
- Unit 4 Astronomy:The science of the stars优秀教案(新人教版必修3).doc
- Unit 3 Inventors and inventions-单元优秀导学案.doc
- Unit 4 Body languange Period 2 Learning about Language 优秀导学案(人教版必修4).doc
- Unit 4 Body languange Period 1 Reading 优秀导学案(人教版必修4).doc
- Unit 4 Body languange Period 3 Extensive Reading 优秀导学案(人教版必修4).doc
- Unit 4 Making the news- Language points优秀教案.doc
- Unit 4 Body languange Period 6 Assessment 优秀导学案(人教版必修4).doc
- Unit 4 Making the news优秀教案(新人教版必修5).doc
- Unit 4 Period Two Learning about Language优秀教学案(新人教版选修5).doc
原创力文档


文档评论(0)