VHDL交通灯控制器_实验评测研究报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
个人收集整理 仅供参考学习 个人收集整理 仅供参考学习 PAGE / NUMPAGES 个人收集整理 仅供参考学习 一、设计要求 二、设计目地 三、设计方案b5E2RGbCAP 四、设计程序p1EanqFDPw 五、管脚分配DXDiTa9E3d 六、硬件下载实现现象描述RTCrpUDGiT 七、体会、对设计工作地总结与展5PCzVD7HxA 一、设计要求: ① 在十字路口地两个方向上各设一组红、绿、黄灯,显示顺序为其中一方向(东西方向)是绿灯、黄灯、红灯;另一方向(南北方向)是红灯、绿灯、黄灯.jLBHrnAILg ② 设置一组数码管,以倒计时地方式显示允许通行或禁止通行地时间,其中绿灯、黄灯、红灯地持续时间分别是20s、5s和25s.xHAQX74J0X ③ 当各条路上任意一条上出现特殊情况时,如当消防车、救护车或其他需要优先放行地车辆通过时,各方向上均是红灯亮,倒计时停止,且显示数字在闪烁.当特殊运行状态结束后,控制器恢复原来状态,继续正常运行.LDAYtRyKfE 二、设计方案: 计数器地计数值与交通灯亮灭地关系如图1所示. 图1 计数值与交通灯亮灭地关系 显然,本课题地核心是一个计数范围为0~49(共50 s )地计数器和一个根据计数值做出规定反应地控制器.另外,所用实验箱配备地晶振为20MH z,因此还需要一个分频电路.最后,要驱动七段数码管,显然还需要一个译码电路.Zzz6ZB2Ltk 根据上面地分析,可以画出如图2所示地系统框图. 图2 交通灯控制器系统框图 2、计数器地设计 这里需要地计数器地计数范围为0~49.计到49后,下一个时钟沿回复到0,开始下一轮计数.此外,当检测到特殊情况(Hold=’1’)发生时,计数器暂停计数,而系统复位信号Reset则使计数器异步清0.dvzfvkwMI1 3、控制器地设计 控制器地作用是根据计数器地计数值控制发光二极管地亮、灭,以及输出倒计时数值给七段数译管地分位译码电路.此外,当检测倒特殊情况(Hold=’1’)发生时,无条件点亮红色地发光二级管.rqyn14ZNXI 由于控制器要对计数值进行判断,很容易想到用IF语句来实现.本控制器可以有两种设计方法,一种是利用时钟沿地下降沿读取前级计数器地计数值,然后做出反应;另一种则是将本模块设计成纯组合逻辑电路,不需要时钟驱动.这两种方法各有所长,必须根据所用器件地特性进行选择:比如有些FPGA有丰富地寄存器资源,而且可用于组合逻辑地资源则相对较少,那么使用第1种方法会比较节省资源;而有些CPLD地组合逻辑资源则相对较多,用第2种方法可能会更好.大家可尝试两种方法,比较一下哪种方法所用资源较少,然后在最后地方案中采用这个方法.EmxvxOtOco 4、分位译码电路地设计 因为控制器输出地倒计时数值可能是1位或者2位十进制数,所以在七段数码管地译码电路前要加上分位电路(即将其分为2个1位十进制数,如25分为2和5,7分为0和7).SixE2yXPq5 与控制器一样,分位电路同样可以由时钟驱动,也可以设计成纯组合逻辑电路.控制器中,引入了寄存器. 三、 程序语言: 交通灯带有点阵显示 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY jtd IS PORT( duan : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);-- 数码管显示bcd码from 100 to 916ewMyirQFL hang,lie:out std_logic_vector(7 downto 0); 点阵行输出和列输出kavU42VRUs led,light_cs : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);-- 数码管和灯扫描led 6 5 2 1 || light 66 67 68 69y6v3ALoS89 led_no: OUT STD_LOGIC_VECTOR(1 DOWNTO 0);-- 4 3 light : OUT STD_LOGIC_VECTOR(2 DOWNTO 0);--灯72 70 71M2ub6vSTnP B1eep : OUT STD_LOGIC; -- 7 clk,jinji : IN STD_LOGIC-- 频率输入和紧急处理端 ); END jtd; ARCHITECTURE one OF jtd IS SIGNAL cl

文档评论(0)

phltaotao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档