- 431
- 1
- 约1.87万字
- 约 4页
- 2019-03-14 发布于广西
- 举报
第 19卷 第 2期 电子设计工程 2011年 1月
V0】.19 No.2 ElectronicDesignEngineering Jan.2011
— — — — —
基于FPGA的AD9910控制设计
杨小勇,毛瑞娟 ,许林华
(国家无线 电频谱管理研究所 陕西 西安 710061)
摘要 :为了满足 目前对数据处理速度 的需求,设计 了一种基 于FPGA+DDS的控制 系统。根 据AD9910的特 点设计 了
控制 系统的硬 件部分,详细阐述了电源、地和滤波器的设计。设计 了FPGA的软件控制流程 .给 出了流程图和关键部
分的例程 ,并对 DDSAD9910各个控制寄存器的设置与时序进行详细说 明,最后给出了实验结果 。实验结果证明输 出
波形质量高、效果好。对于频率源的设计与实现具有3--程实践意义。
关键词 :FPGA;DDS;CYCEP1C60240C8:AD9910
中图分类号:TN79l;TN742.1 文献标识码 :A 文章编号 :1674—6236(2011)02—0150—04
ControldesignofAD9910basedonFPGA
YANGXiao-yong,MAORui-juan,XULin—hua
(TheNationalResearchInstituteofRadoiSpectrumManagement,Xi’m 710061,China)
Abstract:Inordertomeetthedemandsofdataprocessingspeed,akindofcontrolsystem basedonFPGA+DDSwasdesigned.
Inthepaper,hardwareofthecontrolsystemwasdesignedbasedonthecharacteristicofAD9910andthedesing ofthepower,
groundandfilterWaSdescribedparticularly.Thesoftwarecontrolflow ofFPGA wasdesignedandthecorrelativesoftware
examplesweregiven.Itdescribedthesettingofeachcontrol—registerandrequireoftimingofDDSAD9910indetail.Atlast,
thetestresultwasgiven.Theresultprovesthatthewaveishighqualityandgoodeffct.Itwillbewithrealisticmeaningand
usablevalueinthedesignandimplementoffrequencysynthesissource.
Keywords:FPGA;DDS;CYCEP1C6Q240C8;AD9910
随着数字信号处理和集成 电路的发展 ,要求数据处理速 环起作用产生 1GSPS的系统时钟 :控制 电路通过芯片的I/O
度越来越高,基于单片机+DDS(直接数字频率合成)的频率 给内部寄存器写人 内容 ,寄存器 内容不同,芯片工作状态不
合成技术已不能满足 目前数据处理速度需求 。针对这一现 同,控制芯片可 以是单片 、FPGA或 DSP,本设计采用 FPG
您可能关注的文档
最近下载
- MSCEIT情绪智力测验.docx VIP
- 托尔斯泰《战争与和平》俄语原版Войнаимир.doc
- 高考核心词汇(详细版).docx VIP
- 县水务局副局长2025年度民主生活会个人对照检查材料(五个带头).docx VIP
- 课件:《中华民族共同体概论》第十五讲:新时代与中华民族共同体建设.pptx VIP
- Batocera 低解PC 原生 CRT 输出官方指南中文版_2023最新精校版本.pdf VIP
- (高清版)DG∕TJ 08-2208-2016 住宅建筑电能计量技术规范.pdf VIP
- 2026年全科医学科护理工作计划.docx
- 英威腾DSV200系列伺服主轴驱动器说明书.pdf
- 书记2025年度民主生活会个人对照检查材料(五个带头).docx VIP
原创力文档

文档评论(0)