- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4.1 概述 数字电路分两类:一类为组合逻辑电路,另一类为时序逻辑电路。 一、组合逻辑电路的特点 任何时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。 电路中不能包含存储单元。 二、逻辑功能的描述 逻辑图,逻辑函数表达式或逻辑真值表。 4.2 组合逻辑电路的分析方法和设计方法 4.2.1 组合逻辑电路的分析方法 通过分析找出电路的逻辑功能。 通常的分析方法: 从电路的输入到输出逐级写出逻辑函数式, 得到逻辑函数式, 然后用公式化简法或卡诺图化简法将得到的函数式化简或变换,使逻辑关系简单明了。 有时还可将 逻辑函数式转换为真值表的形式。 例4.2.1 P162 4.2.2 组合逻辑电路的设计方法 最简单逻辑电路:器件数最少,器件种类最少,器件之间的连线最少。 步骤: 1、进行逻辑抽象 2、写出逻辑函数式 3、选定器件的类型 4、将逻辑函数化简或变换成适当的形式 5、根据化简或变换后的逻辑函数式,画出逻辑电路的连接图 6、工艺设计 4.2.2 组合逻辑电路的设计方法 例4.2.2 红绿灯故障状态检测 4.3 若干常用的组合逻辑电路 4.3.1 编码器Encoder 一、普通编码器 二、优先编码器 例4.3.1 用两片74HC148接成16线-4线优先编码器 4.3.2 译码器 一、二进制译码器 例4.3.2 P177 二、二-十进制译码器 三、显示译码器 1、七段字符显示器 LED,LCD 2. BCD –七段显示译码器 四、用译码器设计组合逻辑电路 例4.3.3 P186-189 4.3.3 数据选择器 一、数据选择器的工作原理 P188 例4.3.4 用两个带附加控制端的4选1数据选择器组成一个8选1数据选择器 二、用数据选择器设计组合逻辑电路 例4.3.5 用4选1数据选择器实现例4.2.2的交通信号灯监视电路。 例4.3.6 P190 4.3.4 加法器 两个二进值数之间的算术运算无论是加、减、乘、除,在数字计算机中都是化做若干步加法运算进行的。加法器是构成算术运算器的基本单元。 一、1位加法器 1、半加器 不考虑来自低位的进位将两个1位二进制数相加。 2. 全加器 在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位,即将两个对应位的加数和来自低位的进位3个数相加。这种运算称为全加,所用的电路称为全加器。 二、多位加法器 1、串行进位加法器(速度慢) 2. 超前进位(快速进位)加法器 目的:为了提高运算速度,需要在相加开始就知道高位的进位输入信号。方法是通过逻辑电路事先得出每一位全加器的进位输入信号,无需从低位向高位传递。 三、用加法器设计组合逻辑电路 4.3.5 数值比较器 一、1位数值比较器 二、多位数值比较器 例 4.3.8 用两片74LS85组成一个8位数值比较器 4.4 组合逻辑电路中的竞争-冒险现象 4.4.1 竞争-冒险现象及其成因 将门电路的两个输入信号同时向相反的逻辑电平跳变的现象称为竞争。 由于竞争而在电路输出端可能产生尖峰脉冲的现象称为竞争-冒险。 4.4.2 检查竞争-冒险现象的方法 例 4.4.1 判断如下两电路是否存在竞争-冒险现象 4.4.3 消除竞争-冒险现象的方法 一、接入滤波电容 几十到几百pF的电容即可。 二、引入选通脉冲 三、修改逻辑设计 4.5 用Multisim 7分析组合逻辑电路 利用EDA工具。 复习思考题 R4.2.1 什么是“逻辑抽象”?它包含哪些内容? R4.2.2 对于同一个实际的逻辑问题,两个同学经过逻辑抽象得到的逻辑函数不完全相同,这是为什么? R4.3.1 在需要使用普通编码器的场合能否用优先编码器取代普通编码器?在需要使用优先编码器的场合能否用普通编码器取代优先编码器? R4.3.2 用二-十进制译码器附加门电路(如图4.3.20所示的结构形式)能否得到任何形式的四变量逻辑函数?为什么? 复习思考题 R4.3.3 用4线-16线译码器(输入为A3、A2、A1、A0,输出为Y’0~Y’15)能否取代图4.3.20中的3线-8线译码器?如果可以取代,那么电路应如何连接? R4.3.4 数据选择器输入数据的位数和输入地址的位数之间应满足怎样的定量关系? R4.3.5 如果用同样的一个4选1数据选择器产生同样的一个三变量逻辑函数,电路接法是否是唯一的? 复习思考题 R4.3.6 串行进位加法器和超前进位加法器有何区别?它们各有何优缺点? R4.3.7 如果用4位数值比较器比较两个3位的二进制数,可以有多少种接法? R4.4.1 你能用最简单的语言说明什么是竞争-冒险现象以及它的产生原因吗? R4.4.2 有哪些方法可以消除竞争-冒险现象?这些方法各有何优缺点? Thanks! 图4.3.26 全加器的卡诺图 图4
文档评论(0)