- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
安 康 学 院
FPGA课程设计报告书
课题名称:
基于FPGA的片内ROM控制器设计
课程设计项目成绩评定表
电子与信息工程系 2015年1月
一、设计任务及要求:
1、设计任务:
设计一个基于FPGA的片内ROM控制器。
2、要 求:
1、建立一个初始化文件来配置ROM中的存储数据。
2、在配置文件中填充具体的数据,然后调用ROM。
3、编写程序实现用按键控制ROM地址递增,将每个地址对应的数据显示到数码管。
指导教师签名:
年 月 日
二、指导教师评语:
项目成绩:
指导教师签名:
年 月 日
设计项目成绩评定表
课程设计报告书目录
设计报告书目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc242803389 一、设计目的 PAGEREF _Toc242803389 \h 1
HYPERLINK \l _Toc242803390 二、设计思路 PAGEREF _Toc242803390 \h 1
HYPERLINK \l _Toc242803391 三、设计过程 PAGEREF _Toc242803391 \h 1
HYPERLINK \l _Toc242803392 3.1、具体实现步骤和原理图 PAGEREF _Toc242803392 \h 1
HYPERLINK \l _Toc242803393 3.2、具体的程序代码 1
HYPERLINK \l _Toc242803394 四、系统调试与结果 6
HYPERLINK \l _Toc242803395 五、主要元器件与设备 6
HYPERLINK \l _Toc242803396 六、课程设计体会与建议 7
HYPERLINK \l _Toc242803397 6.1、设计体会 7
HYPERLINK \l _Toc242803398 6.2、设计建议 7
HYPERLINK \l _Toc242803399 七、参考文献 8
FPGA课程设计
PAGE 1 电子与信息工程系 2015年1月
一、设计目的
1、熟悉集成电路的引脚安排。
2、掌握芯片的逻辑功能及使用方法。
3、了解面包板结构及其接线方法。
4、了解片内ROM控制器的组成及工作原理。
5、熟悉片内ROM控制器的设计与制作。
二、设计思路
1、建立初始化文件配置ROM中的数据。
2、在配置文件中填充具体数据,调用ROM。
3、编写ROM的驱动控制模块和数码管显示模块。
4、在顶层模块中实例化控制模块,ROM调用模块和数码管显示模块。
三、设计过程
3.1、具体实现步骤和原理图
1、由于 ROM 是一种只读存储器, 所以我们需要一个初始化文件来配置 ROM 中的存储数据,因此接下来,我们需要建立这样的配置文件,在 Quartus 中,配置文件可以选择 MIF 文件。
2、接下来我们需要在配置文件中填充具体数据。
3、ROM 的初始化文件建立好,接下来我们就可以开始调用 ROM。
4、编写ROM的驱动控制模块和数码管显示模块。
5、ROM 控制器的功能就是不断地输出 0—1023 递增的地址数据,遍历 ROM 所有存储空间,因此我们需要在顶层模块中实例化控制模块,ROM调用模块和数码管显示模块。
6、如果编译通过,接下来我们需要编写测试代码,通过仿真查看 ROM 中数据读取是否正确。
7、原理图
3.2、具体的程序代码
1、ROM的驱动控制模块
module rom_contral(
clk,//系统时钟输入
rst_n,//低电平复位信号
key_in,//按键控制
address//ROM地址总线
);
input clk;//系统时钟输入
input rst_n;//低电平复位信号
input key_in;//按键控制
output reg [9:0] address;//ROM地址总线
reg [2:0] state;//状态寄存器
reg [100:0] counter;//计数器
reg pos_freg;//尖峰脉冲状态寄存器
always@(posedge clk or negedge rst_n)
begin
if(!rst_n)//复位初始化
begin
state=0;
counter=0;
pos_freg=0;
end
else
begin
case(state)
0:begin
if(counter10)//延迟时间未到
b
原创力文档


文档评论(0)