电子科技大学FPGA实验秒表报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
word完美格式 精心整理 学习帮手 电 子 科 技 大 学 《现代电子技术综合实验报告》 姓名: #* 学号:********** 学院:电子工程学院 指导老师:皇晓辉 摘要: 本次实验,是基于FPGA的秒表设计。秒表是00:00:00计数到59:59:99,使用VHDL语言编写秒表的程序,并设计有开始/暂停以及保持/恢复的功能。本试验利用ISE进行设计输入和综合,在modelsim软件上实现了波形的仿真,将程序下载到芯片Spartan-3A and 3AN上,并在七段数码管上实现了秒表的显示,在FPGA的按键上实现对秒表的控制功能。 关键字:FPGA,VHDL,秒表 目录 引言-------------------------------------------------4 设计背景--------------------------------------------5 2.1 FPGA概念-------------------------------------------------------------------------5 2.2 FPGA设计流程-------------------------------------------------------------------6 2.3 VHDL语言简介-------------------------------------------------------------------7 2.4 VHDL语言的优势----------------------------------------------------------------8 第三章 程序设计--------------------------------------------9 3.1 各模块设计思路--------------------------------------------9 第四章 仿真------------------------------------------------25 4.1 仿真软件使用说明--------------------------------------------14 4.2 状态仿真图--------------------------------------------------16 致谢-------------------------------------------------------20 附录(各程序代码)---------------------------------------21 控制模块代码----------------------------------------------------21 显示模块代码----------------------------------------------------22 所存模块代码----------------------------------------------------24 计数器模块代码--------------------------------------------------24 消抖模块代码----------------------------------------------------26 分频模块代码----------------------------------------------------27 Top总代码------------------------------------------------------28 引脚连接--------------------------------------------------------34 第一章 引言 本文主要任务是针对设计的要求,基于FPGA利用硬件描述语言VHDL完成数字秒表的设计,通过仿真,分析,综合并最终下载到FPGA里实现。 本次实验是我们第一次接触VHDL语言。设计秒表的过程并不难,通过本次实验让我们对FPGA有了一定的概念,掌握了部分VHDL语言的编写和仿真的步骤。整个过程我们不仅学会了程序的编写,同时还清楚了怎样设计一个高效的电路,这在数字电路的学习上让我们提升了一个高度。 这次实验对今后电路的设计和VHDL的学习是一个良好的开端。 第二章 设计背景 2.1 FPGA的概念 FPGA,即现场可编程门阵列,它是在PAL、GAL、CPLD等可HYPERL

文档评论(0)

xfnzn + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档