- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章
5.2
·ROM特点:只读存储器ROM是一种在工作过程中只能读不能写的非易失性存储器,掉电后其所存信息不会丢失,通常用来存放固定不变的程序和数据,导程序、基本输入输出系统(BIOS)程序等。
随机存取存储器RAM是一种易失性存储器,其特点是在使用过程中,信息可以随机写入或读出,使用灵活,但信息不能永久保存,一旦掉电,信息就会自动丢失,常用做内存,存放其特点是速度快,工作稳定,且不需要刷新电路,使用方便灵活,但由于它所用MOS管较多,致使集成度低,功耗较大,成本也高。在微机系统中,SRAM常用做小容量的高速缓冲存储器。其特点是集成度高,功耗低,价格便宜,但由于电容存在漏电现象,电容电荷会因为漏电而逐渐丢失,因此必须定时对DRAM进行充电(称为刷新)。在微机系统中,DRAM常被用做存(即内存条)。 1K×8 1000H 1000H+(0400H-1)=13FFH
2K×8 1000H 17FFH
4K×8 1000H 1FFFH
8K×8 1000H 2FFFH
5.6 地址范围 20000H~27FFFH
5.7 A15→G1=”1” →=”1”
A15 A14 A13 A12 A11 A10~ A0 地址范围
1# 1 0 0 0 0(Y0) 00000000000~11111111111 8000~87FFH
2# 1 0 0 0 1(Y1) 00000000000~11111111111 8800~8FFFH
3# 1 0 0 1 0(Y2) 00000000000~11111111111 9000~97FFH
4# 1 0 1 0 0(Y4) 00000000000~11111111111 A000~A3FFH
5# 1 0 1 0 0(Y4) 10000000000~11111111111 A400~A7FFH
6# 1 0 1 0 1(Y5) 00000000000~11111111111 A800~ABFFH
7# 1 0 1 0 1(Y5) 10000000000~11111111111 AC00~AFFFH
5.8
(1) 16KB
(2) 4片
(3) 1位
5.9
与8088CPU的连线图:(3-8译码器画的不完整)
地址范围
1# 80000~807FFH
2# 80800~80FFFH
3# 81000~817FFH
4# 81800~81FFFH
5.11
(1)4片
(2)连线图略
地址范围
1# 30000~303FFH
2# 30400~307FFH
第6章
6.1
·因为I/O设备的种类繁多,可以是机械的、电子式的、机电式的、磁电式的以及光电式的等;输入输出的信息多种多样,有数字信号、模拟信号以及开关信号等;信息传输的速度也不相同,传送信息的格式和电平高低等也是多种多样的。因此,CPU不能直接和外设连接,而是要通过接口电路和主机系统相连。
·存储器不需要接口电路,直接和总线相连,因为存储器的电平、传送信息格式等都与CPU一致。
6.4
·端口:在输入/输出接口中的寄存器;
·通常有:数据端口,状态端口,控制端口;
·对I/O端口编制通常采用2中方法:(1)I/O端口独立编址,即存储器地址空间和I/O端口地址空间为两个不同的独立地址空间;(2)I/O端口与存储器统一编址。
·在8086/8088系统中,用I/O端口独立编址方法。
6.5
·CPU与外之间的数据传送方式一般可为三种方式程控方式、中断方式和MA方式程控方式外部中断由外部硬件产生,称硬件中断分为非屏蔽中断NMI和可屏蔽中断INTR。是为了处理程序运行过程中发生的一些意外情况或调试程序而提供的中断称软件中断由CPU外部中断请求信号触发是CPU根据某条指令或者对标志寄存器的某个标志位的设置而产生的,由于它与外部电路无关
A2H 00H 00H 09H 40H 02H
第8章
8.2
·最大计数初值为0,二进制计数表示65536;
原创力文档


文档评论(0)