基于TH71101的FSKASK数字接收电路设计.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
  摘要71101是一个单片射频接收器芯片,工作在300~450频段;片内包含低噪声放大器、双混频器、压控振荡器、合成器、晶体振荡器等电路,能接收模拟和数字信号。   文中给出了71101的结构、原理、特性及应用电路。   关键词无线接收频率合成器711011概述71101是双超外差式结构的无线电接收芯片,工作在300~450频段,能与7107等芯片配套,实现频段无线模拟和数字信号传输;内部包含一个低噪声放大器、双混频器、压控振荡器、合成器、晶体振荡器等电路。   能接收模拟和数字信号。   数据速率可达40,数据速率达80,带宽15;灵敏度111。   电源电压25~55,工作电流82,待机电流范文先生网收集整理2芯片封装与引脚功能71101采用32封装,各引脚功能如表1所列。   表171101引脚功能引脚号符号功能1地2-低噪声放大器增益控制3-输出,连接到外接的调谐回路4-1混频器11输入,单端阻抗约33Ω5地61中频11集电极开路输出71中频11集电极开路输出8电源输入9-2混频器22输出,输出阻抗约330Ω10地11中频放大器输入,输入阻抗约22Ω121连接外接的中频放大器反馈电容132连接外接的中频放大器反馈电容14电源输入15-中频放大器输出16-解调器输入17电源输入18-运算放大器输出19运算放大器负极输入20运算放大器正极输入21输出,输出阻抗约36Ω22地23正输出,输出阻抗100300Ω24负输出,输出阻抗100300Ω25地26基准振荡器输入,外接晶体振荡器和电容27电源输入28模式控制输入29充电泵输出和压控振荡器11控制输入30地31-输入,单端阻抗约26Ω32   电源输入3芯片内部结构与工作原理71101内部结构框图如图1所示。   芯片内包含低噪声放大器、两级混频器1、2、锁相环合成器、基准晶体振荡器、充电泵、中频放大器、相频检波器等电路。   是一个高灵敏度接收射频信号的共发、共基放大器。   混频器11将射频信号下变频到中频11,混频器22将中频信号1下变频到中断信号22,中频放大器放大中频信号2和限幅中频信号并产生信号。   相位重合解调器和混频器3解调中频信号。   运算放大器进行数据限幅、滤波和检测。   锁相环合成器由压控振荡器1、反馈式分频器16和2、基准晶体振荡器、相频检波器、充电泵等电路组成,产生第1级和第2级本振信号1和2。   图2接收电路图使用71101接收器芯片可以组成不同的电路结构,以满足不同的需求。   对于接收,在相位重合解调器中使用谐振回路。   谐振回路可由陶瓷谐振器或者谐振回路组成。   对于结构,信号馈送到检波器,检波器由组成。   图3接收电路71101采用两级下变频。   1和2由芯片内部的本振信号1和2驱动,与射频前端滤波器共同实现一个高的镜像抑制,如表2和表3所列。   有效的射频前端滤波是在的前端使用、陶瓷或者滤波器,在的输出使用滤波器。   表2基准频率、本振频率0、中频与镜像抑制关系注入类型低端高端-16+1616·16·---2+2表3在=107时,基准频率、本振频率0与镜像抑制的关系参数=315=315=4336=4336低高低高1901875203562526431252776875304332574229444329363364412245504应用电路设计基于71101的和应用电路如图2、3所示。   71101与单片机的接口电路如图4所示。   =0时,接收模块进入待机状态,=1时,接收模块进入接收状态。   71101解调输出数据经进入单片机,数据格式和数据速率由用户根据需要确定。   应注意的是数据速率不能超过40,数据速率不能超过80。

文档评论(0)

suxiaojuan1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档