网站大量收购独家精品文档,联系QQ:2885784924

石河子大学机械电气工程学院数字电子技术课件第三章 逻辑门电路.ppt

石河子大学机械电气工程学院数字电子技术课件第三章 逻辑门电路.ppt

  1. 1、本文档共103页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三章 逻辑门电路 3.1 二极管的开关特性及二极管门电路 2.二极管开关的动态特性 DTL与非门电路 3.3 TTL逻辑门电路 TTL与非门的基本结构 二、TTL与非门的开关速度 三、TTL与非门的电压传输特性及抗干扰能力 3.抗干扰能力 四、TTL与非门的带负载能力 五、 TTL门电路的其他类型 当EN=0时,D1截止,为正常工作状态(二输入与非门); 当EN=1时,D1导通,T4D、T3都截止。这时从输出端L看进去,呈现高阻,称为高阻态,或禁止态。 TTL集成门电路举例 MOS管的工作原理(模拟书) 一、N沟道增强型MOS管 ②漏源电压uDS对漏极电流id的控制作用 当uGS>UT,(设UT=2V, uGS=4V) 二、N沟道耗尽型MOSFET 四、MOS管的主要参数 3.4 MOS逻辑门电路 7.CMOS传输门 3.5 集成逻辑门电路的应用 也可在CMOS门的输出端与TTL门的输入端之间加一CMOS驱动器。 (b)用TTL门电路驱动5V低电流继电器,其中二极管D作保护,用以防止过电压。 (2)对于或非门及或门,多余输入端应接低电平;也可以与有用的输入端并联使用。 本章小结 正逻辑与负逻辑 0 1 0 1 B L A 0 0 1 1 输 入 0 0 0 1 输出 与逻辑真值表 UB(V) UL(V) UA(V) 输 入 输出 0V 0V 0V 0V 5V 0V 5V 0V 5V 5V 0V 5V 正逻辑 1 0 1 0 B L A 1 1 0 0 输 入 1 1 1 0 输出 或逻辑真值表 负逻辑 A B L ≥1 A B L B +V A L D D 3kΩ R (+5V) CC 1 2 3.6 两种有效电平及两种逻辑符号 相互等效的两种逻辑符号 3.6 两种有效电平及两种逻辑符号 相互等效的两种逻辑符号 负逻辑符号 正逻辑符号 逻辑关系 ≥1 ≥1 ≥1 ≥1 1 1 1 1 2.任一条线一端上的小圆圈移到另一端,其逻辑关系不变。 三、两种逻辑符号的变换 1.逻辑图中任一条线的两端同时加上或消去小圆圈,其逻辑关系不变。 3.一端消去或加上小圆圈,同时将相应变量取反,其逻辑关系不变。 3.6 两种有效电平及两种逻辑符号 B A ≥1 C ≥1 A C B L L B A C ≥1 C A B ≥1 L L B A L A B L B L A 3.6 两种有效电平及两种逻辑符号 举例:相同功能电路的两种逻辑符号比较 例1.当A和B都为高电平或C和D都为高电平时,L为高电平,D亮。 L B A B A 1 2 3 D L A B A B ≥1 1 2 3 D 例2:KA和KB只要有一个开关闭合,即A和B只要有一个为低电平时,L为低电平,D亮。 K K B A L A B D +5V K K ≥1 L D +5V A B A B 3.7 门电路的VHDL描述 1.用赋值语句描述二输入与非门 LIBRARY ieee; USE ieee.std_logic_1164.ALL; ENTITY nand2 IS --nand2是实体名称 PORT(a,b:IN std_logic;--定义端口输入信号a、b是标准的逻辑位类型 y:OUT std_logic)--定义端口输出信号Y是标准的逻辑位类型 END ENTITY nand2; ARCHITECTURE ex9 OF nand2 IS -- ex9是结构体名称 BEGIN y=a NAND b; --赋值语句 END ARCHITECTURE ex9; 2.用IF语句描述异或门。 LIBRARY ieee; USE IEEE.std_logic_1164.ALL; ENTITY xor2 IS PORT (a, b : IN std_logic; f : OUT std_logic); END ENTITY xor2; ARCHITECTURE ex6 OF

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档