- 10
- 0
- 约5.08千字
- 约 5页
- 2020-01-23 发布于浙江
- 举报
计算机体系结构试题库
填空题 (100题)
当代计算机体系结构的概念包括(指令集结构)、(计算机组成)和(计算机实现)三个方面的内容。
计算机部件的平均出售价是(部件开销)、(直接开销)和(毛利)三者之和。
在一个字中,两种表示字节顺序的习惯是(高端Big Endian)和(低端 Little Endian)。
通常根据CPU内部状态,可以将指令集结构分为(堆栈型)、(累加器型)和(通用寄存器型)三种类型。
在指令流水线中,解决控制相关的方法主要有:(冻结或排空流水线)、(预测发生)、(预测不发生)和(调度分支延迟)。
在存储器层次结构中,提高主存性能的方法主要有:(加宽存储器)、( 简单的交叉存储器)、(独立的存储块)、(避免存储器块冲突)和(DRAM特性交叉)。
I/O性能评价的指标主要包括:设备类型、设备数量、(响应时间)和(吞吐量)。
提高向量处理机性能的主要方法有:链接、(重叠执行)和(多个向量载入储存(L/S)部件)。
一般并行性包含(并行)和(并发)两个方面。
开发并行性的主要途径有:(时间重叠)、(资源重复)和(资源共享)。
指令内部的并行属于(细)粒度并行。
流水线的数据相关有( RAW )、( WAW )、( WAR )三种类型。
通用寄存器型指令集结构按其指令中的操作数个数和操作数的存储单元可以分为( R-R )、( R-M )、( M-M )三种类型。
根据CPU性能公式,程序的执行时间等于( IC )、( CPI )及( Tclk )三者的乘积。
对向量的处理有( 水平处理 )方式、( 垂直处理 )方式和( 分组处理 )方式。
DLX流水线可以分为( IF )、( ID )、( EX )、( MEM )、( WB )五个操作功能段。
在存储器层次结构中,Cache离CPU( 最近 ),而外存离CPU最远。
一般来说,按照CPU内部操作数的存储方式,可以将机器(指令集结构)分为:( 堆栈型 )、( 累加器型 )和( 通用寄存器型 )三种类型。
单机和多机并行性发展的技术途径有:(资源共享 )、( 资源重复 )和( 时间重叠 )。
存储器层次结构设计技术的基本依据是程序( 访问的局部性原理 )。
在计算机体系结构设计中,软硬件功能分配取决于( 性能价格比 )。
从主存的角度来看,“Cache—主存”层次的目的是为了( 提高速度 ),而“主存—辅存”层次的目的是为了( 扩大容量 )。
描述向量数据的参数有:( 向量起始地址 )、( 向量长度 )、( 向量间距 )。
程序循环是用( 转移指令 )来实现,而微程序循环是用( 微指令地址转移测试方法 )来实现的。
计算机组成指的是计算机系统结构的逻辑实现,计算机实现指的是计算机组成的物理实现
存储程序计算机以运算器为中心、所有部件的操作都由控制器集中控制。
指令集结构的正交特性是指令集的三个主要元素操作、数据类型和寻址方式两两在指令集结构中独立无关。
通道可分为三类:字节多路通道,选择通道,数组多路通道。
Cache的调度算法通常有预取法和按需取进法两种。
Cache失效可以分为 强制性失效 、 容量失效 和 冲突失效三种。
地址映象方法有多种,其中的直接相联硬件开销最小,全相联的冲突概率最小。
根据存储映象算法的不同,虚拟存储器主要有 段式)、页式和段页式三种映象方式。
流水技术按处理的级别可分为部件级、处理机级和系统级。
通常,在进行指令集格式设计时,有(固定长度编码)、(可变长编码)和(混合编码)三种设计方法。
综合考虑不同的存储器实现技术,我们会发现:速度越快,每位价格就(越高);容量越大,每位价格就(越低);容量越大,速度(越慢)。
“Cache - 主存”与“主存 - 辅存”层次的区别
项 目
Cache—主存层次
主存—辅存层次
目的
为了弥补主存速度的不足
(为了弥补主存容量不足)
存储管理实现
(主要由硬件实现)
主要由软件实现
CPU对第二级的访问方式
可直接访问
(通过主存访问)
失效时CPU是否切换
(不切换)
(不切换)
磁盘的每一磁道分成若干扇区,它是磁盘进行存储分配的物理基本单元,它们之间留有(不用的间隙)。
系列机的软件兼容主要包括(向前兼容)、(向后兼容)、(向下兼容)、(向上兼容)四种类型的兼容。
A
原创力文档

文档评论(0)