- 1
- 0
- 约8.45千字
- 约 141页
- 2019-05-14 发布于广东
- 举报
图 4 – 47 用74LS138组成八路分配器 图 4 – 48 译码器作为其它芯片的片选信号 4.3.3 数据选择器及多路分配器 图 4 – 49 数据选择器框图及开关比拟图 (a) 数据选择器逻辑符号; (b) 单刀多路开关比拟数据选择器 1. 数据选择器 图 4 – 50 四选一MUX 图 4 – 30 两片8-3优先编码器扩展为16-4优先编码器的连接图 2. 译码器及其应用 (1) 二进制译码器——变量译码器。 图 4 – 31 三位二进制译码矩阵 表 4 – 12 译码表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 A B C 0 1 2 3 4 5 6 7 自然数 N 由于每个方格都由一个数据占有,没有多余状态, 所以将每个方格自行圈起来即可。此时每个译码函数都由一个最小项组成。 即 图 4 – 32 三位二进制码译码器 (2) 十进制译码器。 图 4 – 33 8421BCD码译码矩阵 由此图可得如下译码关系: 其译码电路如图 4 - 34 所示。 图 4 – 34 8421BCD码译码器 (3) 集成译码器。 集成译码器与前面讲述的译码器工作原理一样, 但考虑集成电路的特点,有以下几个问题。 ① 为了减轻信号的负载,故集成电路输入一般都采用缓冲级,这样外界信号只驱动一个门。 ② 为了降低功率损耗,译码器的输出端常常是反码输出, 即输出低电位有效。 ③ 为了便于扩大功能,增加了一些功能端,如使能端等。 图 4-35 集成3-8译码器(74LS138)的电路图和逻辑符号 表 4–13 功能表 图4-36 3 - 8译码器扩大为 4 - 16 译码器 当D=1 时, (Ⅰ)片禁止, (Ⅱ)片工作, 输出由(Ⅱ)片决定,其关系如下: (4) 数字显示译码驱动电路。数字显示译码器是不同于上述译码器的另一种译码。它是用来驱动数码管的MSI。 数码管根据发光段数分为七段数码管和八段数码管,发光段可以用荧光材料(称为荧光数码管)或是发光二极管(称为LED数码管),或是液晶(称为LCD数码管)。通过它,可以将BCD码变成十进制数字,并在数码管上显示出来。在数字式仪表、数控设备和微型计算机中是不可缺少的人机联系手段。七段数码管所显示的数字如图 4 - 37 所示。为了鉴别输入情况,当输入码大于 9 时,仍使数码管显示一定图形。 图 4 – 37 七段数码管 ① 半导体发光二极管。 图 4 – 38 LED数码管 图 4 – 39 发光二极管的伏安特性和驱动电路 (a) 伏安特性; (b) 集成与非门驱动电路 图 4 - 40LED的两种接法 (a) 共阳极; (b) 共阴极 ② 液晶显示器件。 液晶显示器件是一种新型的平板薄型显示器件。由于它所需驱动电压低,工作电流非常小,配合CMOS电路可以组成微功耗系统,故广泛地用于电子钟表、电子计算器以及仪器仪表中。 ③ 显示译码器。 图 4 – 41 七段显示译码器框图 图 4 – 42 a段的化简 表 4 – 14 真值表 集成时为了扩大功能,增加熄灭输入信号BI、灯测试信号LT、灭“0”输入RBI和灭“0”输出RBO。其功能介绍如下: BI:当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭状态,不显示数字。 LT:当BI=1,LT=0 时,不管输入DCBA状态如何, 七段均发亮,显示“8”。它主要用来检测数码管是否损坏。
您可能关注的文档
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第四章 触发器(7).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第四章 触发器(8).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第五章 时序逻辑电路(1).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第五章 时序逻辑电路(2).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第五章 时序逻辑电路(3).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第五章 时序逻辑电路(4).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第五章 时序逻辑电路(5).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第一章 逻辑代数基础(1).ppt
- 烟台大学光电信息科学技术学院数字系统与逻辑设计课件第一章 逻辑代数基础(2).ppt
- 烟台大学经济管理学院会计学课件 第八章.ppt
原创力文档

文档评论(0)