网站大量收购闲置独家精品文档,联系QQ:2885784924

实验十二DA接口实验.PDF

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
华恒ARM9 嵌入式教学实验指导书 第1 页,共1 页 实验十二:D/A 接口实验 一. 实验目的 通过本实验,使学生掌握Linux 下D/A 驱动程序的设计,了解D/A 的工作方式和原理, 了解S3C2410 平台如何通过CPLD 控制D/A 工作。 二. 实验原理和说明 1.D/A 转换器芯片 D/A 转换器:数/模转换器,它把数字量转换成电模拟量。即把二进制数字量转换为与 其数值成正比的电模拟量。 D/A 转换器的性能指标如下: (1) 分辨率:是指D/A 能转换的二进制位数,位数越多,分辨率越高;例:转换8 位,若电 压满量程为5V,则能分辨的最小电压为:5V/256≈20mV ;转换10 位,若电压满量程 为5V,则能分辨的最小电压为:5V/1024≈5Mv。 (2) 转换时间:指数字量输入到转换输出稳定为止所需的时间; (3) 精度:指D/A 实际输出与理论值之间的误差,一般采用数字量的最低有效位作为衡量单 位;例:±1/2LSB,若是8 位转换,则精度是±(1/2)×(1/256)满度= ±1/512 满 度。 (4) 线性度:当数字量变化时,D/A 输出的电模拟量按比例关系变化的程度。模拟量输出偏 离理想输出的最大值称为线性误差。 2 .DAC0832 及其接口 本试验使用DAC0832 来实现D/A 转换,其内部框图如图所示,由8 位输入寄存器,8 位DAC 寄存器,8 位D/A 转换器及逻辑控制单元等功能电路构成。 DAC0832 芯片采用CMOS 工艺,电流输出型D/A,8 位,转换时间约1us。 华恒ARM9 嵌入式教学实验指导书 第2 页,共2 页 (a ) 结构框图 (b)引脚排列 图一 2.1 主要性能 (1) 输入的数字量为8 位; (2) 采用CMOS 工艺,所有引脚的逻辑电平与TTL 兼容; (3) 数字了输入可以采用双缓冲,单缓冲或直通方式; (4) 转换时间:1us; (5) 精度:±1LSB; (6) 分辨率:8 位; (7) 单一电源,5V~15V,功耗20mW ; (8) 参考电压:+10V~-10V 。 2.2 内部结构及引脚功能 (1) 内部结构 DAC0832 有两种封装形式,如下图,在我们的系统里使用的第二种封装。 具体的内部结构叙述如下: 华恒ARM9 嵌入式教学实验指导书 第3 页,共3 页 图二 寄存器部分: (a) 8 位输入寄存器:可作为输入数据第一级缓冲; (b) 8 位DAC 寄存器:可作为输入数据第二级缓冲; (c) 8 位D/A 转换器:将DAC 寄存器中的数据转换成具有一定比例的直流电流。 逻辑控制部分: DAC0832 芯片内部有两个数据缓冲器,分别由两组控制信号控制, (a) 当ILE=1 ∩ =0 ∩ =0 时,D7~D0 上的数据锁存到输入寄存器中。 (b) 当 =0 ∩ =0 时,输入寄存器中的数据被锁存到DAC 寄存器中。 (2) 引脚功能 D7~D0:8 位数据量输入; ILE:数据输入锁存允许,高电平有效; :片选; :输入寄存器写信号,当ILE、 、 同时有效,数据装入输入寄存器,实现输入 数据的第一级缓冲; :数据传送控制信号,控制从输入寄存器到DAC 寄存器的内部数据传送; :DAC 寄存器写信号,当 和 均有效时,将输入寄存器中的数据装入 DAC 寄存器并开始D/A 转换,实现输入数据的第二级缓冲; VREF :参考电压源,电压范围为-10V~+10V。 Rf0:内部反馈电阻接线端; IOUT1:DAC 电流输出1。其值随输入数字量线性变化; IOUT2:DAC 电流输出2 。 当DAC 寄存器内容全为1 时,IOUT1 最大,IOUT2=

文档评论(0)

150****0990 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档