《电工电子学》课件-第十六章-组合逻辑电路模板.ppt

《电工电子学》课件-第十六章-组合逻辑电路模板.ppt

  1. 1、本文档共109页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
真值表: 逻辑功能:输入中有奇数个1时,输出为1 2、七段显示译码器(典型芯片7448) A3~A0:8421BCD码输入端。 Ya~Yg:七段数码显示器输出端。 一?四选一数据选择器 1、管脚介绍 2、功能表 3、工作原理 ①EN=1,禁止工作,Y=0。 ②EN=1,工作, 二?八选一数据选择器(74LS151) 1、管脚介绍 D0 ~ D7:输入端;Y:输出端;A2A1A0:地址端; EN:使能端。 三?应用 1、功能扩展 利用端口少的器件的使能端扩展成一个端口多的MUX。 ①用四选一(74153)实现八选一 ③用5片四选一实现十六选一(树状型) 电路图 ④八选一实现三十二选一 方法有两种:1)用一片2/4译码器,4片8选1, 一个或门。 试用8选1数据选择器74151实现逻辑函数: 当逻辑函数的变量个数大于数据选择器的地址输入变量个数时,需对输入端进行设置。 2、真值表 功能表: ??? D0 D7 ??? A0 A1 A2 ??? D0 D7 ??? A0 A1 A2 A0 A1 A2 A3 D8 D15 ? D0 D7 ? =0 D0?D7 =1 D0?D7 ②用2片74LS151(八选一)实现十六选一数据选择器 ??? D0 D7 ??? A0 A1 A2 ??? D0 D7 ??? A0 A1 A2 A0 A2 A2 A3 D8 D15 ? D0 D7 ? =1 D8?D15 =1 D8?D15 功能表: 2)用树状型实现,用一片4选1, 4片8选1 (电路图省略) 8线-3线编码器逻辑图1 I0 I1 I2 I3 I4 I5 I6 I7 A B C 8线-3线 编码器逻辑图2 二、 二进制优先编码器 优先编码器常用于优先中断系统和键盘编码。与普通编码器不同,优先编码器允许多个输入信号同时有效,但它只按其中优先级别最高的有效输入信号编码,对级别较低的输入信号不予理睬。 常用的优先编码器有:10线—4线优先编码器(如74LS147)、 8线—3线优先编码器(如74LS148)。 74LS148二进制优先编码器的管脚图 管脚7~0为状态信号输入端,电平有效,7的优先级别最高,0的级别最低;  C、B、A 为代码(反码)输 出端,C为最高位; E0和GS为输出使能端和优先编码工作状态标志,主要用于级联和扩展。 EI为输入使能(允许) 端,低 电平有效; 当EI=0时,电路允许编码;当EI=1时,电路禁止编码 GS O I 74LS148的功能表 EI EO GS 从功能表可以看出,当EI=1时,表示电路禁止编码,即无论7~0中有无有效信号,输出C、B、A均为高电平(逻辑1),并且GS=EO=1。 74LS148的功能表 EI EO GS 当E1=0时,表示电路允许编码,如果7~0中有低电平(有效信号)输入,则输出C、B、A是申请编码中级别最高的编码输出(注意是反码),并且GS=0,EO=1;如果7~0中无有效信号输入,则输出C、B、A均为高电平,并且GS=1, EO=0。 74LS148的功能表 EI EO GS 当GS= 1 ,EO=0 时,表示该电路允许编码,但无码可编; 当GS=0 , EO=1时,表示该电路允许编码,并且正在编码; 当GS=EO=1时,表示该电路禁止编码,即无法编码。 从另一个角度理解GS 和EO的作用 16-5 译码器 译码是编码的逆过程,即将某二进制代码翻译成电路的某种状态。 一、二进制译码器及其集成器件 二进制译码器的作用:将n种输入的组合译成2n种电路状态。也叫n线---2n线译码器。 译码器的输入—— 一组二进制代码 译码器的输出—— 一组高低电平信号 常见的二进制译码器有2—4线译码器、3—8线译码器 和4—16线译码器。 2-4线译码器74LS139的功能表 当E=0时,2—4译码器的输出函数分别为: 如果用 表示i 端的输出,mi表示输入地址变量A、B的一个最小项,则输出函数可写成 当使能端有效(E=0)时,它正好是输入变量最小项的非。 因此变量译码器也称为最小项发生器。 1、2-4线译码器 A B 2-4线译码器74LS139的内部线路(逻辑图) 输入 控制端 输出 1 1 1 1 1 2-4线译码器74LS139管脚图 一片139内含有两个2-4线译码器 例:利用线译码器分时将采样数据送入计算机。 2-4线译码器 A B C D

文档评论(0)

yigang0925 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档