数字电子基础部分答案(康华光)第06章_时序逻辑习题答案.docVIP

数字电子基础部分答案(康华光)第06章_时序逻辑习题答案.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 习题答案 6.1.6已知某时序电路的状态表如表题6.1,6所示,输人为A,试画出它的状态图。如果电路的初始状态在b,输人信号A依次是0、1、0、1、1、1、1,试求其相应的输出。 解:根据表题6。1.6所示的状态表,可直接画出与其对应的状态图,如图题解6.1。6(a)所示。当从初态b开始,依次输人0、1、0、1、1、1、1信号时,该时序电路将按图题解6,1.6(b)所示的顺序改变状态,因而其相应的输出为1、0、1、0、1、0、1。 6.2.1试分析图题6。2.1(a)所示时序电路,画出其状态表和状态图。设电路的初始状态为0,试画出在图题6.2.1(b)所示波形作用下,Q和z的波形图。 解:状态方程和输出方程: 6.2.4 分析图题6.2。4所示电路,写出它的激励方程组、状态方程组和输出方程,画出状态表和状态图。 解:激励方程 状态方程 输出方程 Z=AQ1Q0 根据状态方程组和输出方程可列出状态表,如表题解6.2.4所示,状态图如图题解6。2.4所示。 6.2.5 分析图题6.2.5所示同步时序电路,写出各触发器的激励方程、电路的状态方程组和输出方程,画出状态表和状态图。 解:激励方程 状态方程 输出方程 根据状态方程组和输出方程列出该电路的状态表,如表题解6,2,5所示,状态图如图题解6。2.5所示。 6.3.1 用JK触发器设计一个同步时序电路,状态表如下 解:所要设计的电路有4个状态,需要用两个JK触发器实现。 (1)列状态转换真值表和激励表 由表题6。3.1所示的状态表和JK触发器的激励表,可列出状态转换真值表和对各触发器的激励信号,如表题解6.3。1所示。 (2)求激励方程组和输出方程 由表题解6.3.1画出各触发器J、K端和电路输出端y的卡诺图,如图题解6.3.1(a)所示。从而,得到化简的激励方程组 输出方程 Y=Q1Q0 Q1Q0A 由输出方程和激励方程话电路 6.3.4 试用下降沿出发的D触发器设计一同步时序电路,状态图如6.3.4(a), S0S1S2的编码如6.3.4(a) 解:图题6.3。4(b)以卡诺图方式表达出所要求的状态编码方案,即S0=00,Si=01,S2=10,S3为无效状态。电路需要两个下降沿触发的D触发器实现,设两个触发器的输出为Q1、Q0,输人信号为A,输出信号为Y (1)由状态图可直接列出状态转换真值表,如表题解6。3.4所示。无效状态的次态可用无关项×表示。 (2)画出激励信号和输出信号的卡诺图。根据D触发器的特性方程,可由状态转换真值表直接画出2个卡诺图,如图题解6.3。4(a)所示。 | (3)由卡诺图得激励方程 输出方程 Y=AQ1 (4)根据激励方程组和输出方程画出逻辑电路图,如图题解6.3.4(b)所示。 (5)检查电路是否能自启动。由D触发器的特性方程Q^←l=D,可得图题解6.3,4(b)所示电路的状态方程组为 代入无效状态11,可得次态为00,输出Y=1。如图(c) 6.5.1 试画出图题⒍⒌1所示电路的输出(Q3—Q0)波形,分析电路的逻辑功能。 解:74HC194功能由S1S0控制 00 保持, 01右移 10 左移 11 并行输入 当启动信号端输人一低电平时,使S1=1,这时有S。=Sl=1,移位寄存器74HC194执行并行输人功能,Q3Q2Q1Q0=D3D2D1D0=1110。启动信号撤消后,由于Q。=0,经两级与非门后,使S1=0,这时有S1S0=01,寄存器开始执行右移操作。在移位过程中,因为Q3Q2、Q1、Q0中总有一个为0,因而能够维持S1S0=01状态,使右移操作持续进行下去。其移位情况如图题解6,5,1所示。 由图题解6.5。1可知,该电路能按固定的时序输出低电平脉冲,是一个四相时序脉冲产生电路。 6.5.6 试用上升沿触发的D触发器及门电路组成3位同步二进制加1计数器;画出逻辑图 解:3位二进制计数器需要用3个触发器。因是同步计数器,故各触发器的CP端接同一时钟脉冲源。 (1)列出该计数器的状态表和激励表,如表题解6.5 (2) 用卡诺图化简,得激励方程 (3)画出电路 6.5.10 用JK触发器设计一个同步六进制加1计数器 解:需要3个触发器 (1)状态表,激励表 (2)用卡诺图化简得激励方程 (3)画出电路图 (4)检查自启动能力。 当计数器进入无效状态110时,在CP脉冲作用下,电路的状态将按 110→111-→000 变化,计数器能够自启动。 6.5.15 试用74HCT161设计一个计数器,其计数状态为自然二进制数1001~1111。 解:由设计要求可知,74HCT161在计数过程中要跳过0000~1000九个状态而保留1001

文档评论(0)

yurixiang1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档