- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.1系统扩展概述 9.2 存储器扩展编址技术 例1:在8051单片机上扩展2K RAM 3-8 地址译码器:74LS138 9.2扩展存储器编址技术 9.2扩展存储器编址技术 当A15为0时,所占用地址为0010000000000000~0010011111111111, 即2000H~27FFH。 当A15为1时,所占用地址为1010000000000000~1010011111111111, 即A000H~A7FFH。 共占用了两组地址,这两组地址在使用中同样有效。 1)不用片外译码的单片程序存储器的扩展。 例1: 试用EPROM2764构成8031的最小系统。 解: 由于8031无片内程序存储器,因此必须外接程序存储器以构成最小系统。其连接方法是将2764按3总线的要求连接,其连接的关键在于地址译码。由于一般所采用的芯片其字节数均超过256个单元,也就是说片内地址线超过8条,故地址译码的核心问题是高8位地址线的连接。 2)采用线选法的多片程序存储器的扩展 例2: 在图4所示的连接图中,使用了两片2764,一共构成了8 K×2=16 K的有效地址。现采用线选法编址,以P2.7(A15)直接作为片选信号,当P2.7= 0 时, 选中左边1片2764,其地址范围为0000H~1FFFH;当P2.7=1 时,选中右边1片 2764, 其地址范围为8000H~9FFFH。这是部分译码,有2根地址线未接,1个单元要占用4个地址号。以上只是4组地址中的1组。 例3: 要求用2764芯片扩展 8031 的片外程序存储器空间, 分配的地址范围为 0000H~3FFFH。 解: 本例采用完全译码的方法, 即所有地址线全部连接, 每个单元只占用唯一的1个地址。 ① 确定片数: ② 分配地址范围: 第1组(1片)所占用的地址范围为: 0000000000000000 =0000H … … 0001111111111111 =1FFFH 第2组(1片)所占用的地址范围为: 00100000000000002000H …… 00111111111111113FFFH ③ 画出地址译码关系图: 第1组 图6为外扩1片6264的连接图。采用线选法,将片选信号 与P2.7相连,片选信号CE2与P2.6相连。其地址译码关系为: EPROM扩展实例----在8031单片机上扩展4KB EPROM * * 程序存储器ROM的扩展 数据存储器RAM的扩展 51单片机存储器扩展与编址技术 第章外部存储器扩展 本章内容 Single Chip Microcomputer 系统扩展概述 系统总线 地址总线 数据总线 控制总线 由P2口提供高8位地址线, 此口具有输出锁存的功能, 能保留地址信息。 由P0口提供低8位地址线。 由P0口提供。 此口是双向、 输入三态控制的8位通道口。 ALE :地址锁存信号, 用以实现对低8位 地址的锁存。 :片外程序存储器取指信号。 :片外数据存储器读信号。 :片外数据存储器写信号。 单片机的3总线结构形式 51单片机P0口是数据线和低8位地址线复用口,为了将它们分离出来,需要外加地址锁存器,从而构成与一般CPU相类似的片外三总线,见下图。 存储器扩展的核心问题是存储器的编址问题。 所谓编址就是给存储单元分配地址。也就是将地址线进行适当连接,使得存储器中每一个存储单元唯一的对应一个地址。 编址技术有两种方法: 线选法和译码法。 1. 线选法 所谓线选法,用低位地址线直接连至各芯片的地址线,用余下的高位地址线分别接至芯片的片选端,以区分各芯片的地址范围。 优点:电路简单,不需要地址译码器硬件,体积小,成本低。 缺点:可寻址的芯片数目受到限制,地址空间不连续。 . . D7 Q7 373 D0 G Q0 A10 A8 A7 A0 6116 D7 D0 RD WR CE P2.2 P2.0 P0.7 8051 P0.0 ALE RD WR P2.7 例2: 扩展三片2K存储芯片,试用线选法给出接线图和地址。 分析:显然要11根地址线和3根片选线,分配如下 低位地址线:P0.7~P0.0--A7~A0,P2.2~P2.0--A10~A8, 合成11根地址线;
文档评论(0)