- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子技术基础 人民邮电出版社 知识模块二十二 常用集成触发器 主要内容 ①常用集成RS、JK、D触发器的功能; ②常用集成触发器的基本应用方法。 重点 常用集成触发器的基本应用方法 一、集成RS触发器 1.基本RS触发器 (1)电路组成 基本RS触发器是一种最简单的触发器,是构成各种触发器的基础。它由两个与非门(或者或非门)的输入和输出交叉连接而成,如图22—1所示,有两个输入端R和S(又称触发信号端)。R为复位端,当R有效时,Q变为0,故也称R为置0端;S为置位端,当S有效时,Q变为1,称S为置“1”端。还有两个互补输出端Q和:当Q=1,=0;反之亦然。 图22—1基本RS触发器 (a)逻辑图(b)逻辑符号(c)逻辑符号 触发器有两个稳定状态。Qn为触发器的原状态(现态),即触发信号输入前的状态;Qn+1为触发器的新状态(次态),即触发信号输入后的状态。其功能可采用状态表、特征方程式、逻辑符号图以及状态转换图、波形图或称时序图来描述。 (2)状态表 表22—1为基本RS触发器的状态表。从表中中可知:该触发器有置“0”、置“1”功能。R与S均为低电平有效,可使触发器的输出状态转换为相应的0或1。RS触发器逻辑符号如图22—1(b)、(c)所示,方框下面的两个小圆圈表示输入低电平有效。 表22—1基本RS触发器状态表 表22—1基本RS触发器状态表 (3)特征方程式 据表22—2画出卡诺图如图22—2所示,化简得: 图22—2 卡诺图 RS=0(约束条件) (22—1) (4)状态图 基本RS触发器的状态图如图22—3所示。图中, 圆圈表示状态的个数,箭头表示状态转换的方向,箭头线上标注的触发信号取值表示状态转换的条件。 图22—3 基本RS触发器状态图 (5)波形图 如图22—4所示,画图时应根据功能表来确定各个时间段Q与的状态。 图22—4波形图 综上所述,基本RS触发器具有如下特点: ①它具有两个稳定状态,分别为1和0,称双稳态触发器。如果没有外加触发信号作用,它将保持原有状态不变,触发器具有记忆作用。在外加触发信号作用下,触发器输出状态才可能发生变化,输出状态直接受输入信号的控制,也称其为直接复位—置位触发器。 ②S端输入均为低电平时,输出状态不定, 即R=S=0,Q= =1,违反了互补关系。当RS从00变为11时,则Q()=1(0),Q([])=0(1),状态不能确定,如图22—3所示。 ③与非门构成的基本RS触发器的功能,可简化为如表22—2所示。 表22—2基本RS触发器功能表 2.同步RS触发器 (1)电路组成 同步RS触发器的电路组成如图22—5(a)所示。图中、是直接置0、置1端,用来设置触发器的初状态。逻辑符号如图22—5(b)所示. (a) (b) 图22—5波形图 (a)逻辑电路 (b)逻辑符号 (2)状态表 同步RS触发器的功能表如表22—3所示。 表22—3同步RS触发器功能表 (2)特性方程 按图22—8(a)的逻辑电路,同步JK触发器的功能分析如下: 当CP=0时,R=S=1,Qn+1=Qn触发器的状态保持不变。 当CP=1时,将 , 代入 ,可得 ((22—3) (4)状态图 同步RS触发器状态图如图22—6所示。 图22—6同步RS触发器状态图 同步RS触发器的CP脉冲、R、S均为高电平有效,触发器状态才能改变。与基本RS触发器相比,对触发器增加了时间控制,但其输出的不定状态直接影响触发器的工作质量。 同步RS触发器的波形图请读者自己分析。 3.集成主从RS触发器74LS71 TTL集成主从RS触发器74LS71的引脚分布和逻辑符号如图22—7所示,功能表如表22—4所示。触发器分别有3个S端和3个R端,均为与逻辑关系,即1R=R1?R2?R3, 1S=S1?S2?S3。使用中如有多余的输入端,要将它们接至高电平。触发器带有清零端(置0)RD和预置端(置1)SD,它们的有效电平为低电平。 图22—7TTL集成主从RS触发器74LS71 (a)实物 (b)引脚图 (C)逻辑符号 表22—4 主从RS触发器74L
文档评论(0)