- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
自动化学院电工电子实验教学中心 电工电子实验教程电子设计自动化实验 背景介绍 (1)《电子设计自动化》课程教学实验之二 (2)实验时间 2 学时 (3)实验要求:熟悉软件的使用,建立模块化、层次化设计思想。 (4)实验考核 实验的考核方式以现场实验情况和实验报告综合评分各占50%比例。 实验2 动态显示模块设计 电工电子实验教程电子设计自动化实验 一、实验目的 (1)了解数码管显示电路的原理 (2)掌握数码管动态显示电路的设计方法 (3)学习多模块结构程序设计方法 二、实验内容 (1)设计一个由八位七段数码管输出0~9任意数值的显示电路 (2)对显示电路进行功能模块划分 (3)运用quartusⅡ开发工具和 VHDL“块”设计方法完成显示电路 逻辑描述、编译、仿真 (4)实现动态扫描电路编程下载 实验2 动态显示模块设计 电工电子实验教程电子设计自动化实验 三、实验环境 (1)软件工具: quartusⅡ软件、开发语言:VHDL (2)硬件平台:EDA/SOPC试验箱 实验2 动态显示模块设计 实验2 动态显示模块设计 电工电子实验教程电子设计自动化实验 四、任务分析及方案设计 1. 动态显示总体电路分析 动态显示工作方式:特点是将所有位数码管的段选线并联在一起,由位选线控制是哪一位数码管有效。选亮数码管采用动态扫描显示。所谓动态扫描显示即轮流向各位数码管送出要显示的数据和相应的位选,利用发光管的余辉和人眼视觉暂留作用,使人的感觉好像各位数码管同时都在显示。动态显示的亮度比静态显示要差一些,所以在选择限流电阻时应略小于静态显示电路中的电阻。 电工电子实验教程电子设计自动化实验 实验2 动态显示模块设计 七段译码器模块 数据选择器模块 扫描控制模块 位选控制模块 电工电子实验教程电子设计自动化实验 实验2 动态显示模块设计 2. 动态显示电路模块构成 实验2 动态显示模块设计 电工电子实验教程电子设计自动化实验 3. 模块设计 块电路设计通过块语句Block实现 Block是VHDL中具有的一种划分机制,这种机制允许设计者合理地将一个模块分为数个区域,在每个块都能对其局部信号、数据类型和常量加以描述和定义。 Block语句应用只是一种将结构体中的并行描述语句进行组合的方法,它的主要目的是改善并行语句及其结构的可读性。 在较大的VHDL电路设计描述中,恰当的块语句的应用,对于技术交流、程序移植、排错和仿真都是非常有益的 实验2 动态显示模块设计 电工电子实验教程电子设计自动化实验 (1)七段译码模块 LED段定义和连接示意图 电工电子实验教程电子设计自动化实验 实验2 动态显示模块设计 十六进制码 共阴极七段显示码 NUM D3 D2 D1 D0 g f E d c b a 0 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 1 0 0 0 0 1 1 0 2 0 0 1 0 1 0 1 1 0 1 1 3 0 0 1 1 1 0 0 1 1 1 1 4 0 1 0 0 1 1 0 0 1 1 0 5 0 1 0 1 1 1 0 1 1 0 1 6 0 1 1 0 1 1 1 1 1 0 1 7 0 1 1 1 0 0 0 0 1 1 1 8 1 0 0 0 1 1 1 1 1 1 1 9 1 0 0 1 1 1 0 1 1 1 1 A 1 0 1 0 1 1 1 0 1 1 1 B 1 0 1 1 1 1 1 1 1 0 0 C 1 1 0 0 0 1 1 1 0 0 1 D 1 1 0 1 1 0 1 1 1 1 0 E 1 1 1 0 1 1 1 1 0 0 1 F 1 1 1 1 1 1 1 0 0 0 1 七段显示码和十六进制的转换关系(以共阴极为例) 电工电子实验教程电子设计自动化实验 实验2 动态显示模块设计 七段译码器的VHDL设计 decode7: block begin ga= 0111111“ when data=0 else 0000110 when data=1 else 1011011 when data=2 else 1001111 when data=3 else 1100110 when data=4 else 1101101 when data=5 else 1111101 when data=6 else 00
您可能关注的文档
最近下载
- 新能源汽车专业实训室建设方案(供货价200万)2021108.doc VIP
- 王浩—水资源全过程动态评价理论方法与实践.ppt VIP
- 部编版小学语文四年级下册第6课《飞向蓝天的恐龙》精品课件.pptx
- 水池满水试验规定(闭水试验).pdf VIP
- 专题1.6 角平分线的判定与性质【十大题型】(举一反三)(北师大版)(原卷版).docx VIP
- 潍柴WD615系列柴油机使用与维修中册.pdf VIP
- 高中全套思维导图.doc VIP
- 医防融合的课件.pptx VIP
- 预检分门诊消毒隔离制度.docx VIP
- Unit 3 Same or Different ? Section A 2a~2e 课件+内嵌音频.pptx VIP
文档评论(0)