不断增强时间采样过采样数字转速表.docVIP

不断增强时间采样过采样数字转速表.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
不断增强时间采样的过采样数字转速表 作者:理查德卡瓦纳 机电一体化的研究实验室,电气与电子部 项目,科克大学,科克,爱尔兰 高品质的数字转速表是,机电一体化及精密机器人的应用,具有高带宽,数字化速度信息计算能力的生产系统。其中的M / T型转速表和有关恒定采样时间的数字转速表CSDT)已被在许多系统中很好的应用。然而,传感器不理想可以引入转速输出非常重大错误。在本文中,结果表明,其性能,可大大改善即噪声信号的速度显着目前延)由过采样的速度计算中使用的计数器值。点票及过采样作业固有的过采样CSDTOCSDT)是使用现场可编程门阵列FPGA)实现。数位电路设计的描述细节,并就实施和控制所需要的电路,特别强调过采样作业。该FPGA行为为数字信号处理器,外围设备DSP)的。除开展一些分工为基础的计算,以产生一个速度信号,DSP可以开展其他的测量和控制功能,整个系统所必需的。仿真研究和实验结果用于过采样突出的优点技术。 关键词:数字转速表,现场可编程门阵列FPGA的。采样。伺服系统轴角编码器,速度测量。 名词解释: Caux 辅助计算因为以前的编码器的边缘) CauxO Caux的积累值时,过采样过采样间隔 CauxO 平均过采样间隔 XO采用 欧共体女士均方标准CSDT编码器转换为速度误差采样间隔。tr./Ts) eM – ms均方估计的脉冲计数速度tr./ Ts)的速度误差平机会M的均值平方过采样CSDTOCSDTtr./Ts)的速度误差选举观察团M的均值平方速度误差累积使用脉冲数单数错误)tr./ Ts)的 fCLK 高频电路的FPGA系统时钟赫兹)每隔数M以上的速度是衡量 M脉冲计数超过采样间隔莫累计M值时,过采样莫平均过采样间隔tr./ Ts)的磁光 ?过采样顺序每采样间隔子样本数) T检测时间对应的M编码器的位置变化转换s) Taux 编码器之间的时间以前的过渡和样品即时s)的TS采样间隔s) V 实际速度每采样间隔变。tr./ Ts)的 Vrpm 实际速度r.p.m.) 1。简介 准确和及时的数字化速度估计在许多伺服系统中是必不可少的,用于机器人及机电一体化设备等。数字转速表通常计算速度的方式是相应的更新频率到控制系统。这些计算是基于传感器测得的物理位移,如光学编码器。数字转速表也是作为衡量设备的优劣所必需,例如,在性能评定,在光谱特性的准确性和计算)的关键组件生产线。数字转速表有很多类型。简单脉冲计数转速表,在其中位置变化在一个预定义的采样间隔是用来作为速度的测量,展品一大量化误差。相应的速度估计,^vM,相当于脉冲计数,每个采样间隔。 υM 当pq(i选从编码器输出??产生的第i个样本量化的位置。本文所使用的单元对应位置编码器之间的转换名义位置变??化,采样间隔,ts,因为单位时间内行事。这些器件表现不佳,除了在非常高的速度时,或适用于超高分辨率位置传感器例如,正弦编码器为基础,每一个革命的周期大量的)。该脉冲计数转速表相当于一阶微分器作为位置伺服系统的速度估计大多数使用。 大前研等。 1982)定义的一种替代转速表,被称为在M / T型转速表,它采用了高频率计数器准确量度之间的采样间隔的结束和下编码器的边沿时间。这个计数器精确测量的检测时间,笔,对应于m数码转换位置的变化,后者的价值被作为一个简单的脉冲计数获得。一个这样的转速实现的数量已被描述Bucci的和蓝底,1996年。 Prokin,1994)。类似的恒定采样时间的数字转速表CSDT),在卡瓦纳等人。 1989年)和卡瓦纳2000),也计算出速度估计每一次采样时,使用其他的TS高频计数器,每个编码器过渡复位。这个计数器间接措施的辅助时间,头十,从其中一个检测时间T,相应的脉冲数的M位置单位)的立场得到改变,如图1所示。在非常低的速度,在没有变采样间隔期间发生的一些,低带宽速度测量转换之间的平均),可制成。相应的速度计算低和高的速度)是 υC 其中m为样本,因为以前的编码器的边缘除了在非常低的速度的统一)的数量。辅助时间,当然,从不同的离散计数器值Caux的fCLKTaux,其中fCLK是时钟频率的辅助定时器和现场可编程门阵列FPGA)的系统时钟相关联。因此, υC 图1基本CSDT操作时至少有一个过渡每采样间隔发生 其中CS= fCLK的TS,是数字计算相应的采样间隔。给定一个理想的增量编码器,例如M / T型转速表和CSDT计量单位,将有微不足道的稳态误差,从离散基??于计数器的使用所造成的量化测量技术为主,如在分析假定Prokin 1991年)和大前研等。1982年)。然而,包括CSDT)等设备的实践经验表明,位置传感器非理想

文档评论(0)

151****9996 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档