- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章:DSP技术概要 目录 1.1 DSP系统和芯片的结构特点 1.2 DSP的发展概况及趋势 1.3 DSP芯片的分类、性能及其应用 1.1 DSP系统和芯片的结构特点 1.1.1 DSP系统的基本结构 数字信号处理DSP(Digital Signal Processing):是研究如何对信号采样、变换、滤波、估计、增强、混合、比较、压缩及识别等处理算法的一门学科。 第1章:DSP技术概要 实时处理(Real-Time):数字信号处理与信号的输入和输出保持同步 非实时处理(Non Real-Time):先对信号进行采样并存储,然后再对其进行处理 第1章:DSP技术概要 ☆ DSP系统的基本结构如图所示 第1章:DSP技术概要 在通用计算机上用软件实现 用单片机实现 用可编程DSP实现 用专用DSP实现 用可编程阵列FPGA等实现 DSP+单片机+FLASH+CPLD DSP+FPGA DSP+ARM+操作系统 基于标准总线的DSP系统 第1章:DSP技术概要 1.1.2 DSP芯片的结构特点 ☆ 经典的DSP算法举例 求两序列信号h(n)、x(n)的卷积: 求两序列信号y(n)、x(n)的相关函数: 数字滤波器的数学表达式为 : 对信号进行快速傅立叶变换FFT : ☆数字信号处理的突出特点:ΣAi×Xi 、高速实时 第1章:DSP技术概要 ☆ DSP特别适合于数字信号处理的结构 1. 采用改进型哈佛结构 计算机的总线结构分为: 冯·诺依曼结构 哈佛结构 第1章:DSP技术概要 冯·诺依曼结构 特点:程序和数据共用同一套总线,对程序和数 据需要分时读写,执行速度慢,数据吞吐 量低,计算机结构简单,不适于进行高速 度的数字信号处理 第1章:DSP技术概要 多数微处理器和单片机采用冯·诺依曼结构,如图所示 第1章:DSP技术概要 哈佛结构 特点:程序、数据具有独立的存储空间,有独立 的程序总线和数据总线,可同时对程序和 数据进行寻址和读写访问,执行速度高, 数据吞吐量大,计算机结构复杂,非常适 于进行高速的数字信号处理。 (a) 哈佛结构 (b) 改进型哈佛结构 第1章:DSP技术概要 (a) 哈佛结构 (b) 改进型哈佛结构 第1章:DSP技术概要 DSP采用的是改进型哈佛总线结构,如上图(b)所示 改进之处主要体现在下列3点: 1)片内RAM可映像至数据空间,也可映像至程序空间 2)片内ROM可映像至程序空间,也可映像至数据空间 3)具有根装载(Bootloader)功能 第1章:DSP技术概要 第1章:DSP技术概要 2.流水线操作 ☆指令的执行通常分为以下4个阶段: 取指 Fetch 译码 Decode 取操作数 Operand 执行 Execute 第1章:DSP技术概要 第1章:DSP技术概要 ☆ DSP采用多级流水线结构 所谓流水线操作就是将一条指令的不同阶段分配在连续的几个周期上,通过不同的硬件去完成指令的不同执行阶段(称为级)。 第1章:DSP技术概要 一个4级流水线的示意图如图1-6所示。虽然就一条指令而言,似乎要用4个时钟周期才能完成全部操作,但从多条指令的角度看,则可认为每条指令的运行时间是单周期。这样,就使指令的运行速度得到了很大提高。 第1章:DSP技术概要 TMS320C6000系列定点DSP采用的多级流水线如图所示 第1章:DSP技术概要 3. 片内集成有硬件乘法器和乘加单元 DSP内集成了硬件乘法器,可在单周期内完成16×16位、32×32位等的乘法运算。 DSP内集成了乘加单元,从硬件结构上为高速完成卷积、相关、FFT及数字滤波等信号处理算法提供了基础。 第1章:DSP技术概要 C2000系列DSP LF240x内部结构 第1章:DSP技术概要 TMS320C6000系列片内有2个硬件乘法器,支持在单周期内完成下列乘法运算。 16位×16位 16位×32位 双1
您可能关注的文档
最近下载
- 北师大版-数学-五年级上册-《多边形的面积》单元分析.doc VIP
- 新高考背景下历史课程教学改革探索教学研究课题报告.docx
- 2023-2024学年四川省成都市锦江区八年级(下)期末数学试卷(1).doc VIP
- DL T 1144-2012《火电工程项目质量管理规程》.pdf VIP
- 教科版六年级科学上册全册必背知识点知识清单.pdf VIP
- 《孩子是春天的另一种姿势》阅读练习及答案.doc VIP
- 2022-2023学年四川省成都市锦江区八年级(上)期末数学试卷.docx VIP
- T_CVMA 224-2025 猫传染性腹膜炎诊断规程.pdf VIP
- T_CVMA 232-2025 猪星状病毒五型荧光PCR检测方法.docx VIP
- T_CVMA 252-2025 马四肢X线及超声操作规范.pdf VIP
文档评论(0)