- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术》
参考书:《数字电子技术基础》 阎石 高教出版社
第一章 逻辑代数基础
本章掌握卡诺图,本章没有什么可以问的,唯一被问过的就是前年一个师姐被黑勇问“什么是卡诺图?”
答案:卡诺图是逻辑函数的一种图形表示。一个逻辑函数的卡诺图就是将此函数的 最小项表达式中的各 最小项相应地填入一个方格图内,此方格图称为卡诺图。卡诺图具有一个重要性质:可以从图形上直观地找出相邻最小项。两个相邻最小项可以合并为一个与项并消去一个变量。用卡诺图化简逻辑函数的基本原理就是把上述逻辑依据和图形特征结合起来,通过把卡诺图上表征相邻最小项的相邻小方格“圈”在一起进行合并,达到用一个简单“与”项代替若干最小项的目的。
第二章 门电路(重点)(本章重点在于基本的输出结构(oc 三态 ),噪声容限以及)
1 三极管的四种工作方式(放大,饱和,截至,反向)(问过)
答案:放大,饱和,截至,反向
2 什么是倒相级(push-pull , totem-pole)
3 输入断噪声容限,交流噪声容限的概念(重点理解)
4 oc门与三态门的原理,三态包括哪三态?
答案:OC门原理其实很简单,就是晶体管集电极开路(场效应管漏极开路)就是开集了,Cmos电路里相应就是开漏;使用时要通过,电阻上啦。特点:驱动能力强,门电路中可做与操作,另外可作为驱动电平转换。三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。 高阻态相当于隔断状态。 三态门都有一个EN控制使能端,来控制门电路的通断。
5 总线结构,线与
实现线与的电路连接,就是将n个OC门集电极并联,然后共用那一个外接的负载电阻作为他们的集电极负载电阻。这样,当有任何一个门输入全为1的时候,它的输出就为0,而n个门电路输出端又是连接在一起的,所以输出为0,实现了线与。
这种网络拓扑结构中所有设备都直接与总线相连,它所采用的介质一般也是同轴电缆(包括粗缆和细缆),不过现在也有采用光缆作为总线型传输介质的,如后面我们将要讲的ATM网、Cable Modem所采用的网络等都属于总线型网络结构。
6 coms电路的最大特点(静态功耗小),cmos与ttl电路的比较有什么优点?(重点)
TTL门电路的空载功耗与CMOS门的静态功耗相比,是较大的,约为数十毫瓦(mw)而后者仅约为几十纳(10-9)瓦;在输出电位发生跳变时(由低到高或由高到低),TTL和CMOS门电路都会产生数值较大的尖峰电流,引起较大的动态功耗。
TTL和COMS电路比较:1)TTL电路是电流控制器件,而coms电路是电压控制器件。2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。 COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。 COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。3)COMS电路的锁定效应:COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大。这种效应就是锁定效应。当产?生锁定效应时,COMS的内部电流能达到40mA以上,很容易烧毁芯片。
TTL逻辑电平即Transistor-Transistor Logic,CMOS逻辑电平即Complementary metal-oxide-semiconductor
7 栓锁效应及其防护(重点,周老师喜欢问,要理解)
在CMOS电路中PMOS和NMOS经常作互补晶体管使用,它们相距很近,可以形成寄生可控硅结构,一旦满足触发条件,将使电路进入低压大电流的状态,这就是闩锁效应。
闩锁效应是CMOS工艺所特有的寄生效应,严重会导致电路的失效,甚至烧毁芯片。闩锁效应是由NMOS的有源区、P衬底、N阱、PMOS的有源区构成的n-p-n-p结构产生的,当其中一个三极管正偏时,就会构成正反馈形成闩锁。避免闩锁的方法就是要减小衬底和N阱的寄生电阻,使寄生的三极管不会处于正偏状态。
8 tphl tplh tsetup thold 各代表什么意思?(重点,考过)
建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(hold time)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间, 如果保持时间不够,数据同样不能被打入触发器。? 如图1 。 数据稳定传输必须满足建立和保持时间的要求,当然在一些情况下,建立时间和保持时间的值可以为零。 PLD/FPGA开发软件可以自动计算两个相关输入的建立和保持时间(如图2)tPHL是指光耦从高电平到低电平的转换时间,也成建立时间。 tPLH是指光耦从低电平到高电平的转换时间,也成建立时间
您可能关注的文档
最近下载
- 新入职保安培训知识课件.pptx VIP
- Unit5 a cherry, please(课件)译林版(一起)英语一年级上册.pptx
- OEE计算表格(完整工具).xls VIP
- 食品生产企业有害生物风险管理指南.docx VIP
- 《计算机控制系统》课后题答案-刘建昌.pdf VIP
- 2025年医学课件-转变围术期麻醉管理理念推进ERAS加速康复外科建设.pptx VIP
- 加强县级行政事业单位房地资产管理的思考.doc VIP
- 2024人民防空工程常见技术问题及解答.docx VIP
- 人教版鄂教版科学二年级上册二单元《水和空气》大单元教学设计.pdf VIP
- T_GDPAWS 33-2024 城镇污水处理企业应急能力建设规范.docx VIP
原创力文档


文档评论(0)