网站大量收购独家精品文档,联系QQ:2885784924

2T-SRAM设计及其刷新时钟电路的改进.pdf

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
插图清单 图1.1嵌入式储存器在SOC中的比重………………………………………………1 图1.2嵌入式储存器的分类…………………………………………………………2 图1.36管SRAM单元…………………………………………………………………3 图1.4单管DRAM的单元……………………………………………………………3 图1.5无负载的4TSRAM……………………………………………………………3 图2.12T-SRAM的结构框图…………………………………………………………5 图2.2 2T-SRAM的外部接口图………………………………………………………6 图2—32T-SRAM I作结构示意图……………………………………………………7 图2.4读操作时序图…………………………………………………………………7 图2.5写操作时序图…………………………………………………………………8 图2-6 2T-SRAM的存储单元结构…………………………………………………9 图2.72T-SRAM单元的横截面示意图……………………………………………9 图2.8沟槽式的DRAM存储单元横截面…………………………………………9 图2.9堆叠式的DRAM存储单元横截面…………………………………………9 图2.10 图2.11常见的存储阵列布局方式…………………………………………………11 图2.12局部灵敏放大器布局方式…………………………………………………12 3 图2.13行译码电路示意图…………………………………………………………1 3 图2.14列译码电路示意图…………………………………………………………l 图2.15时序电路的主要框图………………………………………………………13 图2.16电流镜型与交叉耦合型灵敏放大器………………………………………14 5 图2.17锁存型敏感放大器…………………………………………………………l 图2.18灵敏放大器工作时位线对的电压波形……………………………………15 图2.19位线预充电路………………………………………………………………16 图3.1CMOS反相器及其输入输出波形……………………………………………17 图3.2 8 CMOS反相器的上升时间和下降时间……………………………………l 图3.3环形振荡器示意图…………………………………………………………18 8 图3-4环形振荡器延迟波形图……………………………………………………l 图3.5加电容的环形振荡器j……………………………………………………..19 9 图3-6实用的环形振荡器…………………………………………………………1 图3.7电路输出频率的温度特性…………………………………………………20 图3.8基于阈值电压温度特性的刷新时钟电路示意图…………………………21 图3.9偏置点的电压变化趋势……………………………………………………21 图3.10基于电流的刷新电路………………………………………………………22 图3.11Pn盯电流产生电路…………………………………………………………23 VI 图3.12利用PTAT电流的刷新电路………………………………………………24 图3.14输出时钟的频率与温度关系………………………………………………25 图3.1 5模拟漏电的刷新时钟电路示意图…………………………………………26 图

文档评论(0)

5566www + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6122115144000002

1亿VIP精品文档

相关文档