译码器寄存器计数器.docVIP

  • 13
  • 0
  • 约1.24千字
  • 约 4页
  • 2019-08-01 发布于浙江
  • 举报
2.5锁存及译码电路设计 1.概括 本部分电路由锁存器和译码器组成。其中计数器按十进制计数。如果在系统中不接锁存器,则显示器上的显示数字就会随计数器的状态不停地变化,只有在计数器停止计数时,显示器上的显示数字才能稳定,所以,在计数器后边必须接入锁存器。锁存器的工作是受单稳态触发器控制的到。门控波形的下降沿,使单稳态触发器1进入暂态,单稳态1暂态的上升沿作为锁存器的锁存(使能)脉冲。锁存器在锁存脉冲作用下,将门控信号周期内的计数结果存储起来,并隔离计数器对译码显示的作用。在锁存器将门控信号周期内的计数结果存储起来情况下,把所存储的状态送入译码器进行译码,在显示器上得到稳定的计数显示。 计数锁存及显示译码电路 计数锁存及显示译码电路仿真 计数器译码器寄存器 计数器 译码器 寄存器 计数器74LS90 74LS90是异步二—五—十进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。 下图74LS90引脚排列和功能表。 通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还可借助R0(1)、R0(2)对计数器清零,借助S9(1)、S9(2)将计数器置9。其具体功能详述如下: (1)计数脉冲从CP1输入,QA作为输出端,为二进制计数器。 (2)计数脉冲从CP2输入,QDQCQB作为输出端,为异步五进制加法计数器。 (3)若将CP2和QA相连,计数脉冲由CP1输入,QD、QC、QB、QA作为输出端, 则构成异步8421码十进制加法计数器。 (4)若将CP1与QD相连,计数脉冲由CP2输入,QA、QD、QC、QB作为输出端, 则构成异步5421码十进制加法计数器。 (5)清零、置9功能。 异步清零 当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即QDQCQBQA=0000。 置9功能 当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,实现置9功能,即QDQCQBQA=1001。 输 入 输 出 功 能 清 0 置 9 时 钟 QD QC QB QA R0(1)、R0(2) S9(1)、S9(2) CP1 CP2 1 1 0 × × 0 × × 0 0 0 0 清 0 0 × × 0 1 1 × × 1 0 0 1 置 9 0 × × 0 0 × × 0 ↓ 1 QA 输 出 二进制计数 1 ↓ QDQCQB输出 五进制计数 ↓ QA QDQCQBQA输出8421BCD码 十进制计数 QD ↓ QAQDQCQB输出5421BCD码 十进制计数 1 1 不 变 保 持 译码器74LS48 引脚图和真值表 4.74LS273寄存器 实际上就是8个D触发器来集成的

文档评论(0)

1亿VIP精品文档

相关文档