- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1-* 第5章 S3C2440的内部资源 课程安排 5.1 S3C2440微处理器 5.2 S3C2440存储器映射 5.3 S3C2440内部资源详解 5.4 小结 5.1 S3C2440微处理器 为了能让读者对S3C2440有一个整体印象,下面首先介绍S3C2440的主要结构、片内资源以及体系结构。在对S3C2440的总体有了初步的认识之后,对S3C2440的内部资源了解起来肯定会更加顺利。 5.1.1 主要结构 5.1.2 片内资源 5.1.3 体系结构 S3C2440处理器为手持设备和通用嵌入式应用提供了丰富的片上集成系统解决方案,包括: 16/32 位RISC体系结构和ARM920T内核强大的指令集。 增强型ARM体系结构MMU,用于支持WinCE、EPOC 32?和Linux 。 采用ARM920T CPU内核支持ARM调试体系结构。 内部高级微控制总线(AMBA)体系结构(AMBA2.0,AHB/APB)。 支持高速总线模式和异步总线模式,支持外部等待信号延长总线周期。 5.2 S3C2440存储器映射 S3C2440的存储器控制器提供访问外部存储器所需要的存储器控制信号,主要具有以下几个特性: 支持大/小端方式(通过软件选择)。 8个存储器bank,寻址空间:每bank 128 MB(总共1GB),支持可编程的每bank(不包括bank 0:16/32位)? 8/16/32位数据总线带宽 。 从bank0到bank6都采用固定的bank起始寻址,bank7具有可编程的bank的起始地址和大小,其中6个适用于ROM、SRAM,另外2个适用于ROM/SRAM和同步DRAM,所有的存储器bank都具有可编程的操作周期。 支持休眠模式下的SDRAM自刷新。 支持各种型号的ROM引导(NOR/NAND FLASH、EEPROM或其他),支持从NAND FLASH存储器的启动,采用4KB内部缓冲器进行启动引导,支持启动之后NAND存储器仍然作为外部存储器使用。 5.2.1 bank0总线宽度 bank0的数据总线(nGCS0)必须首先设置成16位或32位。因为bank0通常作为引导ROM区(映射到地址0x0000-0000),在复位时,系统将检测OM[1:0]上的逻辑电平,并依据这个电平来决定bank0区存储器的总线宽度。 5.2.2 nWAIT引脚的作用 5.2.3 nXBREQ/nXBACK引脚操作 5.3 S3C2440内部资源详解 S3C2440的内部资源十分丰富,所集成的接口能使S3C2440方便地运用于各种场合,例如移动设备,工业控制设备以及医疗设备等。同时,这些接口使用非常方便,硬件连接简单,操作上一般通过软件控制寄存器的方式实现。相信读者看过下面的内容以后,能很快地进入ARM的内部,为后续的开发工作奠定良好的基础。 5.3.1 Cache高速缓存 Cache高速缓存是64项全相连模式,采用I-Cache(16KB)和D-Cache(16KB),而且每行8字长度,其中每行带有一个有效位和两个dirty位。伪随机数或轮转循环替换算法位,采用写穿式(write-through)或写回式(write-back)cache操作来更新主存储器。写缓冲器可以保存16个字的数据和4个地址。 5.3.2 时钟和电源管理 时钟电源控制块由三部分组成:时钟控制、USB控制和电源控制。S3C2440中的时钟控制逻辑能生成包括CPU内部时钟(FCLK)在内的所需时钟信号。主时钟脉冲(HCLK)用于高级高精度系统总线外围设备。FCLK应用于CPU的时钟,PCLK用于APB bus各种接口设备。 关于电源控制逻辑,S3C2440有多种电源配置方案来保证对假定任务的最佳功耗。电源控制块在S3C2440中能被激活成四种模式: 正常模式 慢速模式 空闲模式 休眠模式 5.3.3 中断控制器 S3C2440有60个中断源,分别是:1个看门狗定时器,5个定时器,9个UART,24个EINT(外部中断),4个DMA,2个RTC,2个ADC,1个IIC,2个SPI,1个SDI,2个USB,1个LCD和1个电池故障,1个NAND和2个CAMERA,1个AC97音频。外部中断源都是电平/边沿触发模式,同时还具有可编程的边沿/电平触发极性。S3C2440中断控制器支持为紧急中断请求提供快速中断服务。 5.3.4 脉冲带宽调制(PWM)定时器 5.3.5 实时时钟(RTC) 实时时钟(RTC)单元在系统电源关闭以后,能够依靠后备电池运行。RTC能够使用STRB/LDRB指令来操作?,以二进制编码的十进制(就是BCD码)向CPU发送8位的数据。RTC单元的特点包括以下几个: BCD编码:秒、分、时、日期、星期、月和年。 闰年发生器。 报警功能:报警中断,或者
文档评论(0)