CMOS反相器的版图设计.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一:CMOS反相器的版图设计 一、实验目的 1、创建CMOS反相器的电路原理图(Schematic)、电气符号(symbol)以及版图(layout); 2、利用’gpdk090’工艺库实例化MOS管; 3、运行设计规则验证(Design Rule Check,DRC)确保版图没有设计规则错误。 二、实验要求 1、打印出完整的CMOS反相器的电路原理图以及版图; 2、打印CMOS反相器的DRC报告。 三、实验工具 Virtuoso 四、实验内容 1、创建CMOS反相器的电路原理图; 2、创建CMOS反相器的电气符号; 3、创建CMOS反相器的版图; 4、对版图进行DRC验证。 1、创建CMOS反相器的电路原理图及电气符号图 首先创建自己的工作目录并将/home/iccad/cds.lib复制到自己的工作目录下(我的工作目录为/home/iccad/iclab),在工作目录内打开终端并打开virtuoso(命令为icfb ). 在打开的icfb –log中选择tools-Library Manager,再创建自己的库,在当前的对话框上选择File-New-Library,创建自己的库并为自己的库命名(我的命名为lab1),点击OK后在弹出的对话框中选择Attach to an exiting techfile并选择gpdk090_v4.6的库,此时Library manager的窗口应如图1所示: 图1 创建好的自己的库以及inv 创建好自己的库之后,就可以开始绘制电路原理图,在Library manager窗口中选中lab1,点击File-New-Cell view,将这个视图命名为inv(CMOS反相器)。需要注意的是Library Name一定是自己的库,View Name是schematic,具体如图2所示: 图2 inv电路原理图的创建窗口 点击OK后弹出schematic editing的对话框,就可以开始绘制反相器的电路原理图(schematic view)。其中nmos(宽为120nm,长为100nm.)与pmos(宽为240nm,长为100nm.)从gpdk090_v4.6这个库中添加,vdd与gnd在analogLib这个库中添加,将各个原件用wire连接起来,连接好的反相器电路原理图如图3所示: 图3 inv的电路原理图 对电路原理图检查并保存(左边菜单栏的第一个,check and save),接下来创建CMOS反相器的电气符号图(创建电气符号图是为了之后在其他的门电路中更方便的绘制电路原理图)。在菜单栏中选择design-Create cellview-From cellview,在symbol editing中编辑反相器的电气符号图,创建好的symbol如图4所示: 图4 inv的电气符号图 2、创建CMOS反相器的版图 接下来可以创建并绘制CMOS反相器的版图,在Library Manager中选择File-new-cell view,将view name改为layout,tool改为virtuoso,具体如图5所示: 图5 inv版图的创建窗口 点击OK,会弹出两个对话框,一个LSW和一个layout editing在弹出来的layout editing中进行版图的绘制,利用快捷键‘i’在gpdk090_v4.6选择nmos和pmos,并将pmos摆放至nmos的上方,为方便确认各个金属或者mos管的距离或者长度,可以使用尺子作为辅助,使用快捷键’k’画一个尺子,使得nmos与pmos的源漏之间距离为0.6nm,如图6所示: 图6 mos管源漏之间的距离图 然后继续用尺子在nmos与pmos的正中间分别往上下延伸1.5nm,该点即为电源轨道和地轨道的中心点,轨道的宽为0.6nm,长为1.8nm,在LSW窗口中选择metal1作为电源轨道,返回layout editing窗口,使用快捷键’p’,然后设置金属的宽度,将其设置为0.6nm,接着在layout editing窗口中将轨道绘制出来,nmos与pmos之间用poly金属层连接起来,pmos的源级用metal1金属与上层的电源轨道连接起来,nmos的源级用metal1金属与下层的电源轨道连接起来,并在vdd电源轨道上加一个M1_NWELL,在gnd轨道上加一个M1_PSUB,放置好选中并点击快捷钱’q’,将通孔个数改为3个如图7所示,将columns那一栏的1改为3,pmos及以上部分用nwell包裹起来,具体的连接如图8所示: 图7 M1_NWELL的属性 图8 连接好的inv版图 3、设计规则检查(DRC) 将连接好的inv版图保存,在菜单栏上选择verify-DRC,在弹出的对话框修改一些信息,如图9所

文档评论(0)

yyons2019 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档