《数字电路逻辑基础》第5章触发器.pptx

  1. 1、本文档共277页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章 触发器; 5.1 输出反馈电路 ;   如图5.1(b)所示的或门电路,该电路的逻辑函数表达式可以写为Zn+1=X+Zn。当X=0时,Zn+1=Zn,相当于输出保持,当X=1时,Zn+1=1,相当于输出置位。该电路中,一旦输出变为1,后继输出一直为1。   如图5.1(c)所示的异或门电路,该电路的逻辑函数表达式可以写为Zn+1=X?Zn。当X=0时,Zn+1=Zn,相当于输出保持,当X=1时,Zn+1=Z?n,相当于输出反转。该电路中,输入为1时,输出将不断反转,直到输入为0。 ;   由此可以看出,输出反馈后会产生一个新的概念“保持”,即记忆功能。 ;   【例5.1.1】设计一个两输入(X和Y)和单输出(Z)的电路,使电路具有三种功能:清零(Zn+1=0)、置位(Zn+1=1)和保持(Zn+1=Zn)。   解:假定当X=0时清零,当X=1且Y=0时置位,当X=1且Y=1时保持。按照该假设列出真值表,该真值表的输入项除了X和Y,还有Zn,输出项为Zn+1,如表5.1所示。 ;   由真值表可以直接写出Zn+1的逻辑函数表达式为      Zn+1=X(Y?+Y×Zn)=X(Y?+Zn) ;   其实现电路如图5.2所示。 ;   这个电路具有两个稳定状态逻辑0和逻辑1。在没有外来触发信号的作用下,即X和Y都为高电平时,电路始终处于原来的稳定状态。在外加输入触发信号作用下,即X和Y有一个变为低电平时,电路从一个稳定状态翻转到另一个稳定状态。   这种电路称为触发器(Flip-Flop),常用的触发器包括基本RS触发器、钟控触发器(RS触发器、D触发器、JK触发器和T触发器),钟控触发又可以分成电平触发和边沿触发。后面将对这些触发器进行详细描述。 ; 5.2 基本RS触发器 ;;   触发器的Q和Q?既是与非门的输出,又是与非门的输入。当输入发生变化时,触发器可以从一个稳定状态转换到另一个稳定状态。将输入信号作用前的触发器状态称为现在状态(简称现态),用Qn和Q?n表示(通常上标n可以略去)。将输入信号作用后的触发器状态称为下一状态(简称次态),用Qn+1和Q?n+1表示。 ;   当RD=0、SD=1时,无论现态为何值,其次态均为Qn+1=0???Q?n+1=1,称为复位,RD端为复位端,低电平有效。   当RD=1、SD=0时,无论现态为何值,其次态均为Qn+1=1、Q?n+1=0,称为置位,SD端为置位端,低电平有效。   当RD=1、SD=1时,其次态与现态相等,即Qn+1=Q、Q?n+1=Q?,称为保持。   当RD=0、SD=0时,两个与非门输出均为1,两个输出端不再满足互补关系,是禁止出现的输入项。故基本RS触发器的约束条件为RD+SD=1。 ;   1. 状态转移真值表(状态表)   将触发器的次态、现态及输入信号之间的逻辑关系用表格的形式表示出来,这种表格称为状态转移真值表(或状态表)。   基本RS触发器的状态表如表5.2所示,简化状态表如表5.3所示。   触发器的状态表中,输出端的现态为输入量,输出端的次态为输出量,状态表表明次态不仅与输入有关,还与现态有关。相同的RD和SD输入其输出Q不一定相同。 ;;   2. 特征方程   描述触发器逻辑功能的函数表达式称为触发器的特征方程。   基本RS触发器的特征方程为   其中RD+SD=1为约束条件,表明RD和SD不能同时为0,至少有一个为1。 ;   3. 状态转移图(状态图)与激励表   状态转移图是用图形方式来描述触发器的状态转移规律。   图5.4为基本RS触发器的状态转移图,图中两个圆圈分别表示触发器的两个稳定状态,箭头表示在输入信号的作用下,状态转移的方向,箭头旁的标注表示转移条件。 ;;   激励表(也称为驱动表)是表示触发器由现态转移到确定的次态时对输入信号的要求。表5.4为基本RS触发器的激励表。 ;   4. 波形图   工作波形图又称时序图,它反映了触发器的输出状态在输入信号作用下随时间变化的规律,是可以通过电子仪器测量观测到的波形。图5.5为基本RS触发器的工作波形,图中虚线部分表示状态不确定。 ;;   基本RS触发器也可以用或非门组成,其电路及逻辑符号如图5.6所示,输入信号SD和RD是高电平有效。 ; 5.3 钟控触发器 ; 5.3.1 电平触发钟控触发器   1. 钟控RS触发器   如图5.7所示,通过增加两个与非门构成了高电平触发的钟控触发器。当CP=0时,RD=SD=1,触发器处于保持状态;只有在CP=1时触发器的状态才可能发生变化。 ;;   该触发器特征方程为   约束条件要求输入R和S不能同时为1,至少有一个为0。   图5.8为时钟有效触发期间的状态图,表5.

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档