实验二组合逻辑电路的设计与测试.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二++组合逻辑电路的设计与测试;实验内容: 1、设计用与非门及用 异或门、与门组成的半加器(74LS00、74LS86、74LS08) 2、设计一个一位全加器,要求用异或门、与门及或门组成(74LS86、74LS08、74LS32) 3、设计一位全加器,要求用与或非门实现(74LS51);4、设计一个对两个两位无符号的二进制数进行比较的电路,根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或非门实现(74LS08、74LS00、74LS20、74LS02);实验预习要求;一、实验目的;二、组合逻辑电路的设计流程;三、实验设备与器件;四、实验内容;4、设计一个对两个两位无符号的二进制数进行比较的电路,根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或非门实现(74LS08、74LS00、74LS20、74LS02) ;设计原理: 1、半加器:两个一位二进制相加,叫做半加,实现半加操作的电路叫半加器 。 2、全加器:全加器是带进位的加法运算,即两个同位的加数和来自低位的进位三者相加,这种加法运算就是全加,实现全加运算的电路叫做全加器 ;设计步骤: 一、半加器 1、列出半加器真值表 ;2、写出并化简表达式(用与非门) ;3、画出逻辑图 ;用异或门、与门组成的半加器 逻辑表达式: 逻辑图;二、全加器 1、列出全加器真值表 ;2、写出并化简表达式 ;3、画出逻辑图 ;;;三、用实验验证上述电路的逻辑功能 1、按设计的逻辑电路图连线 2、输入端Ai、Bi接实验箱上数据开关,输出端Si、Ci接发光二极管二进制显示插口,按真值表要求,逐次改变输入量,观察相应的输出值,验证逻辑功能,与真值表进行比较,验证所设计的电路是否正确。;数据开关;如何布线; 3、每一处接线柱不宜太多,以不超过4 个为宜,以防止:(a)接触不良 (b) 信号发生畸变 4、线头朝上,便于教师或小助手检查 5、进位位置于高位(最左边);五、实验报告要求;电子技术实验箱介绍;;;

文档评论(0)

159****1748 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档