- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第十次实验报告 实验七 全加器
实验目的要求
掌握用门电路组成全加器的方法,设计、调试、验证其逻辑功能。
掌握中规模集成全加器的使用方法,学会用4位二进制全加器组成NBCD码全加器。
实验仪器、设备
T4283、74LS00、74LS20
实验线路、原理框图
1,全加器的真值表
全加器能进行加数,被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。根据全加器的功能,可列出它的真值表,如下表所示:
输入
输出
Ai
Bi
Ci-1
Si
Ci
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
其中Ai和Bi分别是被加数和加数,Ci-1为相邻低位来的进位数,Si为本位和数,Ci为向相邻高位的进位数。
2,T4283的逻辑功能、逻辑符号、管脚排列
T4283是一个4位二进制超前进位全加器,其逻辑符号如图1所示,其中A3、A2、A1、A0和B3、B2、B1、B0分别是被加数和加数(两组4位二进制数)的数据输入端,Cn是低位器件向本器件最低位进位的进位输入端,F3、F2、F1、F0是和数输出端,Cn是低位器件向本器件最低位进位的进位输入端,F3、F2、F1、F0是和数输出端,FCn-1是本器件最高位向高位器件进位的进位输出端。
原SJ符号
原SJ符号
B0
B1
B2
B3
A0
A1
A2
A4
F0
F2
F3
F4
FCn-1
Cn
T4238
6
2
15
11
5
3
14
12
7
4
1
13
10
9
CI
CO
0
3
P
Q
0
3
0
3
GB符号
图1
二进制全加器可以进行多位连接使用,也可组成全减器,补码器或实现其他逻辑功能等电路。
日常习惯于进行十进制的运算,利用4位二进制全加器可以设计组成进行NBCD码的加法运算。在运算时,若两个相加数的和小于或等于1001时,NBCD的加法与4位2进制加法结果相同,但若两个相加数的和大于或等于1010时,NBCD的加法与4位2进制加法结果相同,但若干个相加数的和大于或等于1010时,由于4位二进制是逢十六进一的,而NBCD码是逢十进一的,它们的进位数相差六,因此NBCD加法运算电路必须进行校正,应在电路中插入一个校正电路,使电路在和数小于或等于1001时,校正电路不起作用(或加一个0000数),在和数大于或等于1010时,校正网络使此和数再加上一个0110数,从而达到实现NBCD码的加法运算的目的。
T4238的管脚排列图如图2所示。
15
15
14
13
12
11
10
9
2
3
4
5
6
7
8
B1
A1
F0
A0
B0
Cn
地
1
16
B2
A2
F2
A3
B3
F3
FCn+1
Vcc
F1
B2 A2 F2
B1 A2 F0 A
F1
FCn+4
图2
根据全加器真值表利用异或门及与非门设计一位全加器的实验原理
Si=(AiBi)Ci-1+CAi+BiCi-1=AiBiCi-1
Ci=+++
=(AiBi)Ci-1+AiBi=
按上式设计出利用异或门及与非门设计一位全加器的实验线路图(如图3)
=1
=1
=1
Ai
Bi
Ci-1
图3
利用两个4位二进制全加器和与非门设计一个1位NBCD码的全加器的实验原理和实验线路图
Ci=FCn+1+F3F2+F3F1 ==
Si=AiBi+Ai+A
根据上式设计出1位NBCD码的全加器的实验线路图(如图4)
A
A3 A4 A
F3 F2 F
FCn+1
Cn
T4283
A3 A4 A
F3 F2 F
FCn+1
Cn
T4283
“0
逻 辑 开 关
二极管
二极管
“1”
图4
实验方法步骤
根据全加器真值表利用异或门及与非门设计一位全加器
按图3接线,将输入端分别接电子电路调试器的状态设置开关,输出端接LED逻辑电平指示器,测试结果符合全加器的逻辑功能真值表。
利用两个4位二进制全加器和与非门设计一个1位NBCD码的全加器
按图4接线,将输入端分别接电子电路调试器的状态设置开关,输出端接LED逻辑电平指示器,按要求扳动逻辑开关,看LED指示灯的变化。测试结果如下表所示:
输入
输出
A3 A
B3 B2 B1 B0
F3 F
FCn+1
0000
0100
0100
0
0111
0010
1001
0
0100
0110
0000
1
0101
0111
0010
1
1000
0111
0101
1
1001
1001
1000
1
文档评论(0)