EDA-课程设计报告书.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《电子设计自动化EDA》 课程设计报告书 学号: 班级: 自动化081 姓名: 陈婷 指导教师: 刘伟 目 录 TOC \o 1-3 \h \z \u 一、设计思想 2 二、设计步骤 3 三、调试过程 8 四、结果分析 10 五、心得体会 11 六、参考文献 11 一、设计思想 (一)、设计要求 1、具有以24小时制时、分、秒记时、显示功能。 2、具有整点报时功能,整点报时的同时LED花样显示。 3、具有消零,调节小时,分钟功能。 4、设计精度要求为1s。 (二)、系统功能描述 1.、系统输入: 调时、调分,清零信号,分别用按键开关SETHOUR、SETMIN、RESET控制; 计数时钟信号CLK采用2HZ时钟源,扫描时钟信号CLKDSP采用32HZ时钟源或更高; 2、系统输出: 8位八段共阴极数码管显示输出;LED花样显示输出; 3、系统功能详细描述: 计时:正常工作状态下,每日按24小时计时制,蜂鸣器无声,逢整点报时。 显示:要求采用扫描显示方式驱动8位8段数码管显示。 整点报时:蜂鸣器在“51”、“53”、“55”、“57”、 校时:在计时状态下,按下按键SETMIN设定分钟,按下按键SETHOUR设定小时。 (三)设计思路 1、分别写出六进制、十进制、二十四进制、清零、设置时分、LED译码部分,在主体部分用元件例化语句计时,清零设置时分、LED译码,再加上扫描模块 2、将六进制、十进制、二十四进制、清零、设置时分、LED译码、扫描模块分模块写在一个主中 (四)系统电路结构框图 二、设计步骤 (一)各种进制的计时及时钟控制模块程序 1、6进制 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity counter6 is port( clk,reset,set: in std_logic; ain:in std_logic_vector(3 downto 0); aout: out std_logic_vector(3 downto 0); co: out std_logic); end counter6; architecture art2 of counter6 is signal count:std_logic_vector(3 downto 0); begin process(clk) begin if (clkevent and clk=1)then if(reset=0)then count=0000; elsif(set=1)then count=ain; elsif (count=0101)then count=0000; co=1; else count=count+1;co=0; end if; end if; end process; aout=count; end art2; 2、10进制 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity counter10 is port(clk,reset,set: in std_logic; ain:std_logic_vector(3 downto 0); aout:out std_logic_vector(3 downto 0); co:out std_logic); end counter10; architecture art1 of counter10 is signal count:std_logic_vector(3 downto 0); begin process(clk) begin if(clkevent and clk=1) then if(reset=0)then count=0000; elsif(set=1)then count=ain; elsif(count=1001) then count=0000; co=1; else count=count+1;co=0; end if; end if; end process; aout=count; end

文档评论(0)

159****6529 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档