数字电子技术基础课件(56).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术基础 第一章:数字逻辑基础 1.1 引言 1.2 数制的概念 1.3 常用数制间的转换 1.4 带符号数的表示方法 1.5 二进制数的算术运算 1.6 码制 1.7 逻辑代数基础 1.8 逻辑函数的表示方法及标准形 1.9 逻辑函数的化简 1.10 具有无关项逻函及其化简 1.1 引言 1.2 数制的概念 下面说明十进制与二进制间的对应关系: 1.6 码制 1.7 逻辑代数基础 1.7.3 逻辑代数的基本公式和常用公式 1.8 逻辑函数的表示方法及标准形式 三、 逻辑图    以逻辑符号的形式反应逻辑功能。与上述逻函对应的逻辑电路如下 化简的原则 1、表达式中乘积项最少(所用的门最少); 2、乘积项中的因子最少(门的输入端数最少); 3、化为要求的表达形式(便于用不同的门来实现)。 5.3 时序逻辑电路概述 ▲确定触发器类型,求若干方程 Qin+1/Y Q1nQ0n X 00 01 11 10 0 1 00/0 00/0 00/0 01/0 10/0 10/1 状态方程: Q1n+1=XQ0n+XQ1n 输出方程:Y=XQ1n 若选用JK触发器,则: Q1n+1=XQ0n+XQ1n=XQ0nQ1n+XQ1n 比照JK触发器的特性方程得: 据此可画出逻辑电路图,并画出状态转换图以检查能否自启动。 Q0n+1=XQ1nQ0n Q0n+1=XQ1nQ0n J0=XQ1n K0=1 J1=XQ0n K1=X 5.7 常用时序逻辑电路模块 5.7.1 寄存器 数码寄存器 移位寄存器 一、数码寄存器 74LS175: Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 1 cp RD Q3 Q2 Q1 Q0 D3 D2 D1 D0 并行输出 并行输入 (清0端) (寄存指令) CC4076: D3~D0: 并行数据输入端; Q3~Q0:并行三态输出端; RD: 直接置位端; ENA、ENB:输出控制端; ENAENB 功能 0 0 1 1 允许输出 禁止输出(高阻态) LDA LDB 0 0 0 1 0 1 1 保 持 功 能 接收输入数据 LDA、LDB:数据输入控制端。 二、移位寄存器 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 cp Q3 Q2 Q1 Q0 DiR 串出 (右移串入) (移位指令) ?左移移位寄存器 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 Q Q 1D   c1 cp Q3 Q2 Q1 Q0 DiL 串出 (左移串入) (移位指令) ?双向移位寄存器 Q Q 1D C1 Q Q 1D C1 Q Q 1D C1 右 左 74LS194A: S1、S0—方式控制: S1 S0 0 0 0 1 1 0 1 1 功 能 保 持 右 移 左 移 并行输入 5.7.2 计数器 计数器就是每输入一个脉冲电路的状态改变一次,因此计数器不但可以对输入脉冲进行计数,还可以用于分频、定时、产生节拍脉冲等待。 工作方式 同步 异步 计数方式 加法 减法 计数体制 二进制 十进制 n进制 一、同步计数器 1、同步二进制计数器 ?加法 1J Q 1K Q C1 1J Q 1K Q C1 1J Q 1KQ C1 & & 1J Q 1KQ C1 & & CP Q3 Q2 Q1 Q0 C 驱动方程: 状态方程: 输出方程: 状态转换图: 0000 0 0001 0 0010 0 0011 0 0100 0 1000 0

文档评论(0)

44422264 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档