- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.4 时钟边沿触发的触发器 为了提高可靠性,增强抗干扰能力,希望触发器的次态仅仅取决于时钟信号的上升沿或下降沿到达瞬间输入的状态。 按边沿触发方式又分为上升沿和下降沿两种触发方式。 下降沿触发 上升沿触发 按电路结构边沿触发器可分为: 1、用CMOS传输门组成的边沿触发器 2、维持阻塞边沿触发器 3、利用传输延迟时间组成的边沿触发器 一、电路结构和工作原理 它的输入信号是在D端以单端形式给出的——D触发器 利用CMOS传输门构成的边沿触发器 1 0 1 0 1 0 1 1 1 0 0 0 X X X 特性方程:Q* = D (3) 特性表 画波形 题5.11: 题5.17: 一、触发器按触发方式分类: 电平触发、脉冲触发、边沿触发 二、触发器按稳态下的逻辑功能分类: SR触发器、JK触发器、D触发器、T触发器 注意: 1、每一种触发方式的触发器都可以作成不同的逻辑功能的触发器。 2、同一种逻辑功能的触发器中,可能各具有不同的触发方式。 描述触发器逻辑功能的方法有: 特性方程、特性表、状态转换图和波形图(又称时序图)等 5.5 触发器逻辑功能的分类及逻辑功能的描述 触发器的动作特点 电平触发的触发器:在CLK=1(或0)的全部时间里,输入信号的变化都将引起输出状态的变化;而在CLK=0(或1)期间输出状态保持不变。 脉冲触发的触发器:在CLK=1(或0)期间主触发器接收输入信号而从触发器保持不变;当CLK?(或↑)到达后,从触发器按主触发器的状态翻转。 边沿触发的触发器:输出状态的变化仅仅取决于时钟信号的上升沿(或下降沿)到达时刻输入信号的状态。 注意它们逻辑符号的区别。 触发器逻辑功能分类 一、RS触发器 特性方程:Q*=S+R’Q(约束条件:SR=0) 二、JK触发器 特性方程:Q*= JQ’+K’Q 三、D触发器 特性方程:Q*= D 四、T触发器 特性方程:Q*= TQ’+T’Q=T⊕Q 五、计数触发器 特性方程:Q*= Q’ 实际生产的数字集成电路产品中一般只有JK触发器和D触发器两种类型。 课堂练习:画波形 题5.13: 电平触发的D触发器和边沿触发的D触发器对比。 注意:如果触发方式不同,在同样的输入下得到的输出也可能是不同的。 本章重点 1、熟记各类触发器的特性方程。 2、分清各种触发方式的动作特点及逻辑符号。 3、能根据给定的输入波形及逻辑符号画出输出波形。 教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的主要特征及描述方法。 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用。 第6章 时序逻辑电路 6.1 时序逻辑电路的特点和逻辑功能的描述 一、时序逻辑电路的特点 功能:任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。 例:串行加法器,两个多位数从低位到高位逐位相加 2. 电路结构特点: ①包含存储电路和组合电路 ②存储器状态和输入变量共同决定输出 二、时序电路的一般结构形式与功能描述方法 输入变量 输出变量 存储电路的状态 存储电路的输入信号 可以用三个方程组来描述: 三、时序电路的分类 1. 同步时序电路与异步时序电路 同步:所有触发器都是在同一时钟操作下,状态转换是同时发生的。 异步:不是所有的触发器都使用同一个时钟信号,因而在电路转换过程中触发器的翻转不是同时发生的,在时间上有先有后。 2. Mealy型和Moore型 Moore型:Y = F(Q) 输出只取决于存储电路的状态。 Mealy型: Y = F(X,Q) 输出不仅与当时的输入有关,而且与存储电路的状态也有关。 6.2 时序电路的分析方法 分析:找出给定时序电路的逻辑功能 即找出在输入和CLK作用下,电路的次态和输出。 一般步骤: ①根据给定的逻辑图写出存储电路中每个触发器输入端的逻辑函数式,得到电路的驱动方程。 ②将每个触发器的驱动方程代入它的特性方程,得到电路的状态方程。 ③从逻辑图写出输出方程。 ④为了能更加直观地显示电路的逻辑功能,还可以从方程式求出电路的状态转换表,画出电路的状态转换图或时序图。 ⑤归纳电路的逻辑功能。 例1:同步时序逻辑电路的分析 状态转换表: A Q2 Q1 Q*2Q*1 Y 0 0 0 0 1 0 0 0 1 1 0 0 0 1 0 1 1 0 0 1 1 0 0 1 A Q2 Q1 Q*2Q*1 Y 1 0 0 1 1 1 1 1 1 1 0 0 1 1
文档评论(0)