学习汇报AMBA总线协议书范本.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
阶段学习汇报 ——AMBA总线协议 XXX 目录 1. AMBA总线简介 2. AMBA AHB 3. AMBA APB 1. AMBA 总线简介 1.1 AMBA总线概述 高级微控制器总线体系(Advanced Microcontroller Bus Architecture)规范定义了在设计高性能嵌入式微控制器时的一种片上通信标准 根据AMBA标准定义了三种不同的总线 高级高性能总线(Advanced High-performance Bus) 高级系统总线(Advanced System Bus) 高级外设总线(Advanced Peripheral Bus) 1.1.1 高级高性能总线(AHB) 用于高性能、高时钟频率的系统模块。 1.1.2 高级系统总线(ASB) 用于高性能的系统模块之间。在并不要求AHB的高性能特征的地方使用。 1.1.3 高级外设总线(APB) 用于低功耗外设。 1.2 AMBA规范的目的 促进带一个或多个CPU(或信号处理器)的嵌入式微控制器产品的第一时间开发 技术上独立并高复用度的外设和系统宏单元能在多样的IC工序之间方便的移植,以及适用于完整定制、标准宏单元和门列阵技术 鼓励标准系统设计以提高处理器的独立性,提供高级cache CPU的发展路线图和外设库的发展 降低硅的下部构造要求以支持用在操作和生产测试时有效的片上和片外通信 AMBA是为了推出on-chip bus的规范,一开始AMBA1.0只有ASB和APB,为了节省面积,bus协议都是tristate的bus;到2.0的AHB,为了方便设计者(tristate bus需要花更多精力注意timing),改用Mux结构,并增加了新特性。 1.3 基于AMBA的典型微控制器 基于AMBA的微控制器,包含一个高性能系统中枢总线(AHB或ASB)和外设总线APB。 System bus负责连接ARM之类的embedded processor,DMA controller,on-chip memory和其他interface,或其他需要high bandwidth的元件。 Peripheral bus则用来连接系统的周边元件,该协议相对AHB要简单很多。与AHB之间通过桥接器(Bridge)相连。 一个典型的AMBA系统如下图 2. AMBA AHB AHB是为了提出高性能可综合设计的要求而产生的新一代AMBA总线。它的一些特性包括 单时钟沿操作(Single-clock edge operation) 非三态执行(Non-tristate implementation) 突发传输(Burst transfers) 分块处理(Split transaction) 多主机(Multiple bus master) 2.1 概述 AHB System 由Master, Slave, Infrastructure三部分组成。 所有的传输(transfer)都是由master发出,由slave回应。 而infrastructure则由arbiter,master to slave mux, slave to master mux, decoder, dummy slave, dummy master组成。 为了支持multiple master,需要arbiter来仲裁;decoder负责位解码,从multiple slave中选择要回应transfer的slave。 两个mux则负责bus的routing(以不适用tristate bus)。如下图 Bus上传输的信号有七种:clock,arbitration,address,control signal,write data,read data,response signal 除了clock和arbitration之外,其他的信号都会经过mux。 经过master to slave mux的信号为:address,control signal,write data 经过slave to master mux的为:read data,response signal Name Source Description HCLK Clock source Bus clock. All signal timings are related to the rising edge of HCLK HRESETn Reset controller Active LOW. HADDR[31:0] Master 32-bit system bus HTRANS[1:0] Master Current transfer type HWRITE Master H: write. L:

文档评论(0)

zxiangd + 关注
实名认证
文档贡献者

本人从事教育还有多年,在这和大家互相交流学习

1亿VIP精品文档

相关文档